Os
00 Ю Ю
о
СА)
Изобретение относится к распределительным системам сбора данных, контрольно-измерительный и вычислительным системам с радиальной, кольцевой и магистральной системой связи на основе параллельных и последовательных каналов с байтовой структурой сообщений, а также последовательных систем связи ЭВМ по светодам.
Цель изобретения - повышение быстродействия и эффективности работы за счет разделения передаваемых кадров на данные и команды, передаваемые со своим признаком команды сети.
На чертеже представлено устройство связи кольцевой оптоволоконной сети,
Усфойство содержит блок 1 опроса / записи состояний, узел 2 сетевой адресации, дешифратор 3 сетевых команд, буферный приемный регистр 4, узел 5 сетевого арбитража, блок 6 управления сетевой связью, узел 7 состояния команды и данных, преобразователь 8 сетевых сигналов, дешифратор 9 системных команд, узел 10 при- емо-передатчиков системной магистрали, узел 1 i управления системной связью, блок 12 ретрансляции сетевых сигналов, блок 13 кодирования-преобразования информации, буферный передающий регистр 14, блок 115 ввода информации, блок 16 вывода информации, коммутаюр 17, системную магистраль 18.
Устройство работает следующим образом.
Процессор записывает в узел 7 состояния команды и данных код адреса своей станции, переводит в соответствующее состояние триггер маски готовности канала, триггер разрешения доступа и триггер управления типом канала, входящие в этот узел. Для этого выходы команды системной магистрали поступают на выходы дешифратора 9 системных команд, выход которого поступает на вход записи состояния канала узла 5 сетевого арбифажа. Если процессор требует передачи данных в сеть, он одновременно устанавливает 1 в триггер требования доступа узла сетевого арбитража. Затем процессор ожидает разрешения доступа от сети. Последний процессор, закончивший передачу, или специальная центральная станция управления сетью передает кадр разрешения доступа. Пои этом выход дешифратора сетевых команд поступает на вход установки триггера разрешения доступа узла сетевой адресации при наличии требования на входе узла сетевой адресации, поступающего с выхода триггера требования доступа сетевого арбитража. В случае- установки триггера
разрешения узла сетевой адресации выход узла сетевой адресации поступает на вход блока опроса и записи состояний и на входы блока управления сетевой связью, выходы
которого поступают на входы блока ретрансляции сетевых сигналов, запрещая ретрансляцию данных по кольцевой магистрали. При чтении по команде от процессора выход дешифратора 9 системных команд поступает на вход блока 1 опроса и записи состояний и при разрешении доступа начинается передача данных в кольцевую магистраль, Процессор передает кадр управления, затем кадры данных. В первом кадре управления передается номер принимающей станции. При этом выход дешифратора системных команд поступает на вход узла управления системной связью, выход которого поступает на вход узла приемопередатчиков системной магистрали, вход-выход которого соответственно поступают на входы блока регистрации сетевых сигналов, выход которого поступает на вход буферного передающего регистра. Одновременно
формируется сигнал записи на входе этого регистра при всех командах записи команд или данных в канал с одновременным формированием признаков команд сети по коду субадреса. Выход буферного передающего
регистра 14 поступает на вход блока вывода 16 информации, выход которого поступает на электронный разьем и затем в радиочастотный кабель следующего сегмента кольцевой магистрали. Сигналы из кабеля
поступают на входной разъем радиочастотного кабеля и затем на вход блока ввода информации, далее на выход регистра 4 по тактовым сигналам и при соответствующем режиме на входах регистра 4, поступающем
с выхода преобразователя 8.
Через коммутатор информация поступает на вход преобразователя сетевых сигналов, с выхода которого поступает на вход буферного приемного регистра 4.
Выход буферного приемного регистра 4 поступает на входы блока управления сетевой связью. Одновременно с выхода буферного передающего регистра код сетевой команды поступает на вход дешифратора
етевых команд. Выход командного кадра с дешифратора 9 поступает на вход установки триггера готовности командного кадра узла сетевого арбитража и на вход блока управления сетевой связью, на другой вход ксторой поступает код адреса станции с выхода узла сетевого арбитража, на вход-выход которого поступает информация при сравнении принятого адреса е номером станции, с выхода блока управления сетевой связью. В
случае совпадения адресов сигнал с выхода
блока управления сетевой связью поступает на вход блока ретрансляции сетевых сигналов для блокировки ретрансляции. Одновременно сигнал с выхода триггера адресации узла сетевой адресации поступает на входы триггеров блока опроса и записи состояний. Принимающий процессор по сигналу прерывания проверяет состояние узла состояния команд и данных, при этом выход дешифратора системных команд поступает на вход блока опроса и записи состояний. При готовности кадра команды е приемнике осуществляется чтение данных команды, при этом выход дешифратора системных команд поступает на вход узла управления системной и на вход блоков, выхоц которых поступает на вход узла приемопередатчиков системной магистрали для открывания приемного тракта данных.
Передача данных осуществляется аналогично. Но при различных субадресах формируются различные команды сети, которые проходят на дешифратор сетевых команд, выходы которого поступают в соответствующие узлы станции. При получении команды подтверждения приема данных выход дешифратора поступает на вход установки триггера готовности канала узла сетевой адресации. В каждом устройстве в кольце, имеющем требование доступа, сигналы объединяются на внутренней магистрали и в итоге в кадре передаваемых данных будут единицы в разрядах, соответствующих запрашивающим станциям за одну команду опроса сети от центрального арбитра или любой станции сети для прямо,й последующей передачи управления с помощью командного кадра.
Выход дешифратора сетевых команд поступает на вход блока управления сетевой связью. Число команд сети определяется числом выделенных субадресов в передающей части. Рассмотренные базовые команды сети легко могут быть расширены аналогичным образом. Выходы дешифратора системных команд сгруппированы по соответствующим субадресам, выделенным для работы с каналом связи. В случае установки триггеров адресации узла сетевой адресации или разрешения доступа управления ретрансляция блокируется. В противном случае принимаемые данные и команды сети ретранслируются с входа блока ретрансляции сетевых сигналов, которые поступают на входы внутренней магистрали и далее в буферный передающий регистр.
Работа квантового канала связи в локальной кольцевой сети полностью идентична рассмотренной для радиочастотного
кабельного канала, работающего на одинаковых частотах.
Формула изобретения Устройство связи кольцевой оптоволоконной сети, содержащее дешифратор системных команд, блок опроса и записи состояний, узел приемопередатчиков системной магистрали, узел сетевой адресации, узел состояния команды и данных, буфер3 пый приемный регистр, преобразователь сетевых сигналов, буферный передающий регистр, блок кодирования-преобразования информации, отличающееся тем, что, с целью повышения быстродействия и эф
5 фективиости работы за счет разделения передаваемых кадров на данные и команды, передаваемые со своим признаком команды сети, в введены дешифратор сете- ЕЫХ команд, узел сетевого арбитража, блок
0 управления сетевой связью, блок ретрансляции сетевых сигналов, узел управления системной связи, коммутатор сетевых сигналов, блок ввода информации и блок вывода информации, причем первые входы5 выходы блскз опроса и записи состояния являются информациоными входами-выходами устройства, вторые входы-выходы блока опроса и записи состояний соединены с входами-выходами узла сетевой адресации,
0 зход которого соединен с выходом дешифратора сетевых команд, вход которого сое- динен с первым выходом буферного приемного регистра, второй выход которого соединен с входом блока управления сетз5 вой связи, вход установки которого соединен с выходом дешифратора сетевых команд, первый вход-выход которого соединен с первым входом-выходом узла сетевого арбитража, второй вход-выход которого
0 соединен с третьим входом-выходом блока опроса и записи состояний, четвертый вход- выход которого соединен с первым входом- выходом узла состояния команд и данных. второй вход-выход которого соединен с
5 вторым входом-выходом блока управления сетевой связи и с первым входом коммутатора, первый выход которого соединен с входом преобразователя сетевых команд. выход которого соединен со аходом буфер0 ного приемного регистра, вход команд устройства соединен с входом дешифратора системных команд, первый выход которого соединен с управляющим входом блока .опроса и записи состояний, второй выход де5 шифратора системных команд соединен с входом узла управления системной связи, первый выход которого соединен с входом управления узла приемопередатчиков системной магистрали, первый вход-выход которого соединен с информационным
входом-выходом блока ретрансляции сетевых сигналов, вход управления которого соединен с первым выходом узла управления системной связи, второй выход которого соединен с управляющим входом узла приемопередатчиков системной магистрали, третий выход узла управления системной связи соединен со входом блокэуправления сетевой связи, выход которого соединен с управляющим входом блока ретрансляции, выход которого соединен с входом буферно0
го передающего регистра, выход которого соединен с входом блока кодирования и преобразования информации, выход которого соединен с вторым входом коммутатора, третий вход которого соединен с выходом блока ввода информации, второй выход коммутатора соединен с входом блока вывода информации, выход которого является информационным выходом устройства, вход блока ввода информации является информационным входом устройства.
название | год | авторы | номер документа |
---|---|---|---|
Устройство сопряжения многопроцессорной системы | 1987 |
|
SU1575195A1 |
Устройство для проверки функциональных блоков | 1980 |
|
SU1008745A1 |
УСТРОЙСТВО УПРАВЛЕНИЯ СОПРЯЖЕНИЕМ АБОНЕНТОВ | 1993 |
|
RU2037196C1 |
СИСТЕМА КОНТРОЛЯ И УПРАВЛЕНИЯ ВЫСОКОВОЛЬТНЫМИ ЯЧЕЙКАМИ РАСПРЕДЕЛИТЕЛЬНОЙ СЕТИ ШАХТЫ | 1990 |
|
RU2037205C1 |
Микроэлектронная вычислительная машина | 1979 |
|
SU1061606A1 |
Устройство для отладки многопроцессорных систем | 1988 |
|
SU1644145A1 |
УСТРОЙСТВО УПРАВЛЕНИЯ БУФЕРНОЙ ПАМЯТЬЮ | 1990 |
|
RU2010317C1 |
Управляющая векторная вычислительная система | 1982 |
|
SU1120340A1 |
Устройство для арбитража запросов | 1988 |
|
SU1596329A1 |
Устройство для сопряжения абонентов с общей магистралью | 1981 |
|
SU1022142A1 |
Изобретение относится к распределенным системам сбора данных, контрольно-измерительным и вычислительным системам с радиальной, кольцевой и магистральной системами связи на основе параллельных и последовательных каналов с байтовой структурой сообщений, а также последовательных систем связи ЭВМ по Ю световодам. Целью изобретения является повышение быстродействия и эффективности работы за счет разделения передава- емых кадров на данные и команды, передаваемые со своим признаком команды сети. Поставленная цель достигается тем, что устройство содержит блок 1 опроса и записи состояний, узел 2 сетевой адресации, дешифратор 3 сетевых команд, буферный приемный регистр 4. узел 5 сетевого арбитража, блок 6 управления сетевой связью, узел 7 состояния команд и данных, преобразователь 8 сетевых сигналов, дешифратор 9 системных команд, узел 10 приемопередатчиков системной магистрали, узел 11 управления системной связью, блок 12 ретрансляции сетевых сигналов, блок 13 кодирования - преобразования информации, буферный передающий регистр 14. блок 15 ввода информации, блок 16 вывода информации, коммутатор 17, системную магистраль 18. 1 ил. v Ё
Гореликов А.И. | |||
Домарацкий А.Н | |||
и др | |||
Интерфейс для программируемых приборов в системах автоматизации | |||
М.: Наука, 1981 | |||
Устройство для сопряжения процессора с периферийным устройством | 1984 |
|
SU1246102A1 |
Авторы
Даты
1991-11-07—Публикация
1988-09-30—Подача