Изобретение относится к области последовательной передачи цифровых данных.
Целью изобретения является повышение помехоустойчивости устройства.
На чертеже приведена структурная электрическая схема устройства.
Устройство содержит тактовый генератор 1, усилитель 2, фильтр 3, формирователь 4 прямоугольных импульсов, первый счетчик 5, первый дешифратор б, первый блок 7 задержки, потребитель 8 информации, регистр 9 сдвига, второй счетчик 10, второй дешифратор 11, первый и второй RS-тригге- ры 12 и 13, второй и третий блоки 14 и 15 задержки, мультиплексор 16, D-триггер 17, элемент И 18, четвертый блок 19 задержки, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 20, линию 21 связи.
Устройство работает следующим образом.
С линии 21 связи входной аналоговый сигнал, представляющий собой последовательность импульсоа и пауз со скважностью
1/2, поступает через фильтр 3 нижних частот, необходимый для защиты от высокочастотных помех, на формирователь 4 прямоугольных импульсов. Определение длительности принятых импульсов выполняется с помощью счетчика 10 и дешифратора 11 путем подсчета тактовых импульсов генератора 1. При поступлении импульса в зависимости .от его длительности на первом и втором выходах дешифратора 11, соответствующих 0,75 Т2 и 0,75 ТЗ при Т1:Т2:ТЗ 1:2:4, появляются импульсы, устанавливающие триггеры 12 и 13 в состояние 1. Сброс счетчика 10 происходит в О по переднему и заднему фронту входного импульса коротким сигналом, сформированным на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 20. Задним фронтом входных импульсов происходит последовательное занесение значения принятых бит в сдвиговый регистр 9. После того, как код в первом счетчике 5 равен числу бит в принимаемом поле информации, сигнал на. выходе дешифратора 6 изменяет свое значение. Этот сигнал с первого выхоСП
со
GJ XJ СА) 1
да дешифратора 6, задержанный блоком 7, поступает на управляющий вход потребителя 8 информации, содержащий буферный регистр, и производит занесение данных параллельным кодом из регистра 9 сдвига. Задержка на блоке 7 необходима для завершения операций сдвига в регистре 9.
При поступлении импульса синхронизации с линии 21 связи происходит установка в ноль счетчика 5 и синхронизация счетчиков бит приемника и передатчика,
Для повышения помехоустойчивости устройства производится запирание приемника на время приема очередной паузы. Так как пауза принимаемого сигнала следует за импульсом и равна его длительности, то время, на которое должен быть заперт вход приемника, уже известно после приема импульса. Время запирания приемника должно быть или Т1, или Т2, или ТЗ. Запирание устройства выполняется с помощью элемента И 18 и D-триггера 17, который устанавливается в О по заднему фронту принятого импульса. С помощью мультиплексора 16 производятся выбор сигнала, сформированного с задержкой относительно фронта на время Т1, Т2 или ТЗ с соответствующего выхода дешифратора 11, и установка D-триггера 17 в исходное состояние для продолжения приема. Выбор с помощью мультиплексора 16 с выходов дешифратора 11 сигналов Т1, Т2, ТЗ зависит от значения сигналов на его управляющих входах, которые, в свою очередь, зависят от длительности последнего принятого импульса. Если принят импульс синхронизации, то сигнал с второго выхода дешифратора 6, соответствующий коду О в счетчике 5 после его сброса, поступает на вход мультиплексора 1 б и определяет выбор с соответствующего выхода дешифратора 11 сигнала с задержкой ТЗ независимо от значения сигнала нз выходе регистра S сдвига. В остальных случаях выбор выхода дешифратора 11 с сигналом, задержанным на Т1 или Т2, определяется значением сигнала с выхода регистра 9 сдвига, где хранится значение последнего принятого бита. Сигнал с выхода элемента И 18, поступающий на управляющий-вход мультиплексора 16, блокирует подачу импульсов с выходов дешифратора 11 на установочный вход D- триггерз при наличии импульса на входе устройства.
Передающая сторона, используемая совместно с устройством, может быть выполнена так же, как и в устройстве-прототипе. Таким образом, предлагаемое устройство для приема данных обеспечивает повышение помехоустойчивости благодаря прекращению подачи входного сигнала на время паузы между импульсами. Формула изобретения
Устройство для приема данных, содержащее усилитель, вход которого является входом устройства, формирователь прямоугольных импульсов, генератор тактовых импульсов, счетчики, регистр сдвига, выход
которого подключен к входу потребителя информации, мультиплексор, первый и второй триггеры, отличающееся тем, что, с целью повышения помехоустойчивости, в него введены фильтр, элемент И, дешифраторы, третий триггер, элементы задержки, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, выход усилителя через фильтр соединен с входом фор- мирователя прямоугольных импульсов, выход которого подключен к первому входу
элемента И, выход которого соединен с первым входом первого счетчика, входом первого элемента задержки и первыми входами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, мультиплексора, регистра сдвига и триггеров, выход первого элемента задерх ки соединен.. с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого подключен к установочному входу второго счетчика, счетный вход которого соединен с выходом
генератора тактовых импульсов, выход второго счетчика соединен с входом первого дешифратора, первый и второй выходы которого соединены соответственно со счетными входами первого и второго триггеров,
выходы группы дешифратора соединены с соответствующими адресными входами мультиплексора, выходы первого и второго триггеров через второй и третий элементы задержки соединены соответственно с вторыми входами первого счетчика и регистра сдвига, выход которого подключен к управляющему входу мультиплексора, выход первого счетчика соединен с входом второго дешифратора, первый и второй выходы которого соединены соответственно с вторым входом мультиплексора и через четвертый блок задержки - с управляющим входом потребителя информации, выход мультиплексора подключен к установочному входу
третьего триггера, выход которого соединен с вторым входом элемента И.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для передачи и приема данных | 1989 |
|
SU1721836A2 |
Устройство для приема и передачи цифровой двоичной информации | 1989 |
|
SU1693734A1 |
Устройство для передачи и приема данных | 1989 |
|
SU1665529A1 |
Устройство для приема и передачи данных | 1989 |
|
SU1688438A1 |
Устройство для приема и передачи двоичной информации | 1984 |
|
SU1748275A1 |
Устройство для последовательного обмена данными с квитированием | 1989 |
|
SU1720164A1 |
Устройство для передачи информации | 1990 |
|
SU1753615A1 |
Устройство для приема и передачи данных в дуплексном режиме | 1987 |
|
SU1506576A1 |
Устройство для передачи и приема данных в полудуплексном режиме | 1990 |
|
SU1732485A1 |
Устройство для передачи и приема информации | 1990 |
|
SU1748276A1 |
Изобретение относится к технике связи и может использоваться при построении приемников широгно-импульсной манипуляции. Целью изобретения является повышение помехоустойчивости. Устройство в полудуплексном режиме содержит усилитель 2. фильтр 3, формирователь 4 прямоугольных импульсов, счетчики 5, 10, дешифраторы 6, 11, регистр 9 сдвига, мультиплексор 16, триггеры 12, 13, 17, элемент И 18, блоки 7, 14, 15, 19 задержки, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 20. 1 ил.
Сурнин А.И..Савельев А,И, Расширение аппаратного и программного обеспечения микроЭВМ Электроника-60 | |||
Сыктывкар, Коми филиал АН СССР, 1984 | |||
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Авторы
Даты
1993-08-30—Публикация
1990-09-21—Подача