Изобретение относится к аиалого-цифровым преобразователям и быть использовано в области автоматики и вычислительной техники.
Известны аналого-цифровые преобразователи с промежуточным преобразованием аналоговой величины в частоту следования импульсов, основанные па интегрировании аналоговой величины с последующим сравнением с пороговой и формированием импульсов обратной связи постоянной вольт-секундной плоп1ади, возвращающим иитегратор в исходное состояние.
Недостатком известпых устройств является малая точность и быстродействие.
Целью изобретения является повышепие точности и быстродействия устройства.
Для достижения цели в устройство введены линия задержки, схема «ИЛИ, дополнительные вентили и триггер.
На чертеже изображена блок-схема предложенного преобразователя.
Устройство содержит интегратор 1, сравнивающее устройство 2, преобразователь кода в нанряжение 3, старшие 4 разряды и младшие 5 разряды выходного регистра, триггер 6, вентили 7-12, распределитель 13, генератор такговых импульсов 14, линию задержки 15, схему «ИЛИ 16, триггер 17, одновибратор 18, узел обратной связи 19.
Устройство работает следующим образом. Ио команде «Запуск с помощью триггера 6 открывается вентиль 7, через который на распределительное устройство 13 от генератора тактовых имнульсов 14 начинают поступать импульсы. Распределитель формирует последовательность тактов работы преобразователя. В первом такте в преобразователе 3 включена старшая компенсирующая аналоговая величина (U --ивх л - роинтегрированная блоком 1 разность преобразуемого п компенсирующего нанряжений поступает на сравнивающее устройство 2. Через время,
определяемое линией задержки 15, по цепи: вентиль 10, линия задержки 15, схема «ИЛИ 16 - очередной тактовый имиульс (в данном случае первый) поступает на сравнивающее устройство 2, производят импульсный опрос
этого устройства. Если проннтегрированная разность к этому моменту меньше пороговой величины Unop, поданной на другой вход сравнивающего устройства 2, производится выключение триггера старшего разряда (через открытый триггером вентиль 11 и вентиль 8 старшего разряда регистра). Если проинтегрированная разность больше пороговой величины, первое компенсирующее напрял ение остается включенным. 3 установка интегратора в исходное состояние с помощью одновибратора 18, время выдержки (длительность генерируемого одновибратором импульса) должно быть достаточным, чтобы переходные процессы в интеграторе5 установились до начала следующфего такта работы устройства, после чего вторым тактовым импульсом включается компенсирующее напряжение, соответствующее следующему разряду преобразователя 3. Через время т в10 результате импульсного онроса определяется второй разряд и т. д. При включении последнего разряда регистра 4 (последнего из старщих разрядов, количество которых выбирается в зависимости от15 величины допустимой, известной в априоре амплитуды помехи и может подбираться непосредственно перед измерением очередного входного сигнала) открывается вентиль 10. Однако из-за задержки во времени установки20 распределителя в этом такте импульс через еще незакрытый вентиль 10 поступает на линию задержки и через время т производит опрос сравнивающего устройства 2. В зависимости от сигнала сравнивающего устройст-25 ва производится выключение соответствующего этому разряду компенсирующего напряжения либо оно остается включенным. Этот же импульс опроса через открытый к этому времени вентиль 9 переключает триггер 17, вы-30 ходным сигналом которого закрывает вентили 10 и 11 н открывает вентиль 12. Одновременно сигналом триггера 17 через схему «ИЛИ 16 сравнивающее устройство 2 переводится в режим непрерывной работы, после35 чего проинтегрированная блоком 1 разность между иреобразуемым и суммой компенсирующих напряжений включенных разрядов преобразователя 3 сравнивается с пороговым напряжением, и в момент равенства сравниваю-40 щим устройством 2 вырабатывается импульс, который через открытый вентиль 12 запускает узел 19, формирующий импульсы эталонной вольт-секундной площади, и поступает на владщие разряды 5 выходного регистра. Рас-45 пределитель 13 вместе с генератором тактовых импульсов 14, вентилем 7 и триггером 6 в этом случае служит как временной задатчик в известных преобразователях напряжения в частоту следования импульсов 1, а50 именно для задания интервала измерения изм. Через время Гизм триггер 6 возвращается в исходное состояние, вентиль 7 закрывается, 4 процесс преобразования заканчивается. В предлагаемом преобразователе за счет того, что преобразователем напрял :ения в частоту следования импульсов преобразуется только часть входного напряжения уменьшаются требования к точности, а также снижается верхний предел по выходной частоте, значительно упрощается сам интегратор и сравнивающее устройство с узлом обратной связи, , Предмет изобретения Аналого-цифровой преобразователь, содержащий интегратор, выход которого подключен ко входу сравнивающего устройства, узел обратной связи, преобразователь код-напряжоние, выходной регистр, генератор тактовых имиульсов, подключенный через вентиль к распределителю, триггеры, вентили, одновнбратор, отличающийся тем, что, с целью повышення точности в него введены линия задержки, схема «ИЛИ, дополнительные вентили и триггер, причем выходы распределителя через вентили подключены к входам триггеров старших разрядов выходного регистра, управляющих преобразователем коднапряжение, выход которого соединен с выходом узла обратной связи, выход последнего триггера старщих разрядов выходного регкстра через первый дополнительный вентиль подключен ко входу дополнительного триггера, второй выход последнего триггера старщего разряда выходного регистра подключен к первому входу второго дополнительного вентиля, второй вход которого соединен со входом распределителя, третий вход с одним выходом дополнительного триггера и управляющим входом вентиля, включенного менаду выходом сравнивающего устройства и вентилями, управляющими триггерами старщих разрядов выходного регистра, выход второго дополнительного вентиля через лннию задержки соединен со входом запуска одновибратора, с другим входом первого дополнительного вентиля и с одним входом схемы «ИЛИ, другой вход которой подключен к другому выходу дополнительного триггера и к унравляющему входу вентиля, включенного между входом узла обратной связи и выходом сравнивающего устройства, выход схемы «ИЛИ соединен со входом опроса сравнивающего устройства.
название | год | авторы | номер документа |
---|---|---|---|
АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ ПОРАЗРЯДНОГО | 1971 |
|
SU293297A1 |
МНОЖИТЕЛЬНО-ДЕЛИТЕЛЬНОЕ УСТРОЙСТВО | 1968 |
|
SU217718A1 |
ПРЕОБРАЗОВАТЕЛЬ АНАЛОГОВЫХ ВЕЛИЧИ В ЦИФРОВОЙ КОД | 1971 |
|
SU318963A1 |
УСТРОЙСТВО для ИНТЕГРИРОВАНИЯ ФУНКЦИЙ в ДВОИЧНО-ДЕСЯТИЧНОМ ЦИКЛИЧЕСКОМ КОДЕ | 1967 |
|
SU203321A1 |
ОВОЕ СГЛАЖИВАЮЩЕЕ УСТРОЙСТВ | 1972 |
|
SU356644A1 |
ЦИФРОВОЙ ИНТЕГРАТОР | 1968 |
|
SU219911A1 |
Параллельно-последовательный аналого-цифровой преобразователь | 1980 |
|
SU940295A2 |
УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОЙ РЕГИСТРАЦИИ | 1973 |
|
SU404112A1 |
УСТРОЙСТВО для ЦИФРОВОГО РЕГУЛИРОВАНИЯ СКОРОСТИ | 1973 |
|
SU374580A1 |
АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ | 1971 |
|
SU310270A1 |
Даты
1972-01-01—Публикация