Логическое запоминающее устройство Советский патент 1976 года по МПК G11C15/00 

Описание патента на изобретение SU501421A1

1

Изобретение относится к запоминающим устройствам.

Известно логическое запоминающее устройство, содержащее блоки памяти, адресные входы которых подключены к регистру адреса, информационные входы через последовательно соединенные элементы «ИЛИ и «И первой группы - к выходам регистра слова и элементов «НЕ, а управляющие входы через последовательно соединенные элементы «И и «ИЛИ второй группы - к выходам первых и вторых элементов «И третьей грулпы.

Ограниченность области применения такого устройства вызвана невозможностью реализации в устройстве полного набора логических операций.

Предлагаемое устройство отличается от известного тем, что в него введены дополнительный регистр слова и дополнительные элементы «НЕ, входы которых подключены к выходам дополнительного регистра слова и информационным входам первых элементов «И третьей группы, а выходы - к информационным входам вторых элементов «И третьей группы.

Это позволяет расширить область применения устройства.

На чертел е представлена функциональная схема устройства.

Устройство включает в себя блоки 1 памяти со встроенными в них дешифраторами 2, адресные входы которых подключены к регистру 3 адреса, элементы «ИЛИ 4 и элементы «И 5 и 6 первой группы, элементы «И 7 и элементы «ИЛИ 8 второй группы, первые 9 и вторые 10 элементы «И третьей группы, элементы «НЕ 11, регистр 12 слова, дополнительный регистр 13 слова и дополнительные элементы «НЕ 14. Устройство содержит также управляющие шины 15 - 18 и шину 19 разрешения записи.

Входы элементов «НЕ 14 подключены к выходам регистра 13 и информационным входам первых элементов «И 9, а выходы - к информационным входам вторых элементов «И 10.

Анализ работы устройства можно провести, представляя его как элементарный автомат с двумя входами, функция переходов которого с учетом управляющих сигналов имеет вид

qi(i+l) F(y)-(r,,)/

25

V ( V si) (3- V )

где 9i(+l) - состояние элемента памяти в момент времени ();

F(у) - состояние элемента памяти в мо30 мент времени t; 3 г, - /; - управляющие сигналы; X и / - двоичные переменные. Реализуемые таким элементарным автоматом логические операции над переменными X и у при различных его исходных со-5 4 стояниях и комбинациях унравляющих сигналов, полученные из данного )зырал ения, приведены в таблице, где S - сигнал на информационном входе блока памяти, R - сиг-нал на шине 19.

Похожие патенты SU501421A1

название год авторы номер документа
Запоминающее устройство с многоформатным доступом к данным 1983
  • Каверзнев Валерий Васильевич
  • Метлицкий Евгений Аронович
SU1108507A1
Логический запоминающий блок 1975
  • Балашов Евгений Павлович
  • Куприянов Михаил Степанович
  • Петров Геннадий Алексеевич
SU553681A1
Логическое запоминающее устройство 1978
  • Темирханов Темирхан Эльдерханович
  • Кукулиев Григорий Ивиаторович
SU780042A1
Логическое запоминающее устройство 1975
  • Балашов Евгений Павлович
  • Нестерук Валерий Филиппович
  • Пузанков Дмитрий Викторович
SU649037A1
Логическое запоминающее устройство 1981
  • Кукулиев Григорий Ивиаторович
  • Темирханов Темирхан Эльдерханович
  • Гафуров Игорь Гафурович
  • Айдемиров Игорь Айдемирович
SU960954A1
Запоминающее устройство 1980
  • Боюн Виталий Петрович
  • Палагин Александр Васильевич
  • Сабельников Юрий Андреевич
SU928408A1
Устройство для выполнения команд реализации систем многоместных логических функций 1981
  • Мелехин Виктор Федорович
SU999051A1
Логическое запоминающее устройство 1974
  • Балашов Евгений Павлович
  • Васильев Валентин Владимирович
  • Темирханов Темирхан Эльдерханович
SU477464A1
Логическое запоминающее устройство 1981
  • Бикташев Равиль Айнулович
  • Варлинский Николай Николаевич
  • Волкогонов Владимир Никитич
  • Степанов Виктор Степанович
SU972589A1
Запоминающее устройство с обнаружением отказавших блоков 1980
  • Огнев Иван Васильевич
  • Розанов Юрий Александрович
  • Шамаев Юрий Матвеевич
  • Исаев Олег Вячеславович
  • Сарычев Константин Федорович
SU903974A1

Иллюстрации к изобретению SU 501 421 A1

Реферат патента 1976 года Логическое запоминающее устройство

Формула изобретения SU 501 421 A1

Работу устройства поясним на примере реализации логической операции «сумма по модулю 2 между двумя двоичными переменными X и у. Для этого на регистр 12 слова считывается из блоков 1 переменная х, а на дополнительный регистр ,13 - переменная у и устанавливается на управляющих шинах 16, 17 единичное значение сигналов, а на шинах 16, 18 - нулевое. При такой комбинации сигналов на управляющих щиФормула изобретения

Логическое запоминающее устройство, содержащее блоки памяти, адресные входы которых подключены к регистру адреса, информационные входы через последовательна соединенные элементы «ИЛИ и «И первой группы - к выходам регистра слова и элементов «НЕ, а управляющие входы через последовательно соединенные элементы «И и «ИЛИ второй группы - к выходам первых и вторых элементов «И третьей групнах и наличии сигнала на шине 19 содержимое обоих регистров 12, 13 через элементы «НЕ 11 и 14, «И 6, 9, «ИЛИ 4, 8 и «И 7 передаются в ячейку памяти блоков 1, где

хранится переменная у, адрес которой устанавливается при помощи регистра 3 адреса в дешифраторе 2. Результат операции получается в выбранной ячейке блоков 1 после окончания режима записи.

пы, отличающееся тем, что, с пелью новыщения информационной емкости устройства, оно содержит дополнительный регистр слова и дополнительные элементы «НЕ, входы которых подключены к выходам дополнительного регистра слова и информационным входам первых элементов «И третьей группы, а выходы - к информационным входам вторых элементов «И третьей группы.

I I

fa rff

/2

-i-J

m ri

ml

Ж

L/J

SU 501 421 A1

Авторы

Балашов Евгений Павлович

Васильев Валентин Владимирович

Темирханов Темирхан Эльдерханович

Даты

1976-01-30Публикация

1974-11-18Подача