1
Изобретение касается запоминающих устройств.
Известно оперативное запоминающее устройство с самоконтролем, содержащее накопитель, регистры и дещифратор адреса, блок контроля 1.
В этом устройстве осун ествляется контроль правильности записи и считывания при помощи введения избыточной информации, что требует значительны.х аппаратурных затрат в блоке контроля.
Наиболее близким техническим рещением к данному изобретению является устройство с самоконтролем, содержащее иакоиитель, адресные входы которого соединены с выходами дешифратора адреса, информационные входы - с выходами формирователей записи, а выходы - с первыми входами усилителей считывания, регистр числа, входы и выходы которого подключены к соответствующим управляющим элементам И, блок контроля, сосдинеииый с блоком управления и регистром числа 2.
Работа этого устройства основана на методе двухкратного обращения к каждой ячейке памяти с операцией поразрядного инвертирования считываемых кодов. Двухкратное обращение к устройству требует значительного времени на проведение контроля, кроме того, такое устройство имеет суи1,ественные аппаратурные затраты, а таклсе невысокую надежность.
Целью изобретения является иовыщение надежности устройства.
Поставленная цель достигается введением в устройство дополнительных элементов И и элементов НЕ по числу усилителей считывания, входы элементов НЕ подключены к выходам накопителя, а вы.ходы - ко вторым входам усилителей считывания, одни входы дополнительных элементов И соединены с блоком управления, другие входы - с выходами усилителей считывания, а выходы - со счетиыми входами триггеров регистра числа.
Сущность изобретения заключается в том, что сигиалы, образующиеся в выходны.х шинах накопителя, построенного иа сердечниках с прямоугольной петлей гистерезиса (ППГ), ири записи или регенерации числа инвертируются и поступают на входы усилителей считывания, с выходов которых через управляющие элементы И - на счетные входы триггеров регистра числа.
На чертеже показана структурная схема предлагаемого устройства.
Устройство содерлчит адресные щины 1, дешифратор адреса 2, накопитель 3, формирователи записи 4, управляющие элементы И 5, регистр числа 6, управляющие элементы И 7, блок контроля 8, элементы НЕ 9, усилители
считывания 10, дополнительные элементы И 11, блок управления 12, числовые шины 13 и 14.
Адресные входы накопителя 3 соединены с выходами дешифратора адреса, инфор.мационные входы - с выходами формирователей записи 4, а выходы - с первыми входами усилителей считывания 10. Входы и выходы регистра числа 6 подключены к управляющим элементам И 7 и 5. Входы элементов НЕ 9 подключены к выходам накопителя 3, а выходы - ко вторым входам усилителей считывания 10, одни входы дополнительных элементов И И соединены с блоком управления 12, другие входы - с выходами усилителей считывания 10, а выходы - со счетными входами регистра числа 6.
Устройство работает следуюш,им образом.
Адрес, по которому необходимо произвести запись числа, дешифрируется дешифратором адреса 2, в результате чего выбирается ячейка памяти, в которую требуется записать число. Число, которое необходимо записать, поступает из числовых шин 13 через управляюш,ие элементы И 7 на регистр числа 6. По сигналу из блока управления 12 код числа через управляющие элементы И 5 и формирователи записи 4 поступает на информационные входы накопителя 1. Например, для устройства типа 3 Д сигналы с формирователей записи поступают на шины запрета. Предварительное считывание числа из выбранной ячейки не рассматривается. При записи числа в выбранную ячейку намяти на информационных выходах накопителя 3 возникают сигналы с полярностью, противоположной той, которая возникла бы при считывании того же числа. Эти сигналы постуиают на элементы НЕ 9 и усилители считывания 10. Нескольку сигналы, поступающие непосредственно на входы усилителей считывания 10 и соответствующие коду «1, имеют иолярность противоположную той, на которой работают эти усилители, то на их выходах сигналы отсутствуют. Сигналы будут отсутствовать на выходах усилителей считывания 10 и элементов НЕ 9, на входы которых поступают сигналы соответствующие коду «О. Сигналы, которые поступают на элементы НЕ 9 и соответствуют коду «1, инвертируются и усиливаются усилителями считывания 10. Время задержки э.лементами НЕ считанных сигналов должно быть больше длительности этих сигналов. Усиленные сигналы через дополнительные элемеиты И 11, которые управляются сигналами с блока уиразления 12, поступают на счетные входы регистра числа 6.
Таким образом, если тракт залиси, выбранная ячейка памяти и усилители считывания работают исправио, то триггеры регистра числа 6 устанавливаются в состояние «О. Блок контроля 8, анализируя состояние триггеров регистра числа 6, вырабатывает сигнал об исиравности контролируемых узлов устройства в том случае, если все триггеры регистра числа 6 установлены в состояние «О, и сигнал об ошибке, если хотя бы одии из триггеров находится в едииичном состоянии. Сигнал из блока коитроля 8 постуиает в блок управления 12.
Нри считывании числа сигналы с информа ционпых выходов накопителя 1 поступают HJ; входы уснлителей считывания 10 и элементы НЕ 9, но так как их полярности противопололчны снгналам, рассмотренным выше, то на сигналы, постуиающие с эле.ментов НЕ 9, усилители считывания 10 не реагируют и работаустройства ироисходит как в обычном опера тивном заиоминаюидем устройстве при считы зании информации.
Ф о р м л а изобретения
Оиеративное запомниающее устройство с самоконтролем, содержащее накопитель, адресные входы которого соединены с выходами дещмфратора адрееа, информационные входы - с выходами формирователей записи, а выходы -- с первыми входами усилителей считывания, регистр числа, входы и выходы которого подключены к соответствующим управляющим элементам Н, блок контроля, подключенный к блоку управления и регистру числа, о т л и ч а ю щ. е с с я тем, что, с целью повышения иадежиости устройства, оно содержит дополнительные олемситы Н и элементы НЕ по числу усилителей сч - тывания, входы элс-мептов НЕ подключс}1Ь j; выходам накоп :тсля, а выходы - - ко вторым входам усилителсй считыва П я, одни входы дополнитель1;ых элементов Н соединены с блоком управления, другие входы --- с выходами усилите, считывания, а выходы - со счетными входами триггеров регистра числа.
Источники информации, принятые во внимание при экспертизе
1.Авторское свидетельство 189621, М. Кл,2 G 11С 29/00, 1965 г.
2.Авторское свидетельство № 333559, М, Кл.2С ПС 29/00, 1970г.
название | год | авторы | номер документа |
---|---|---|---|
Оперативное запоминающее устройство с автономным контролем | 1983 |
|
SU1125658A1 |
Оперативное запоминающее устройство с самоконтролем | 1982 |
|
SU1042081A1 |
Буферное запоминающее устройство с самоконтролем | 1982 |
|
SU1019492A1 |
Запоминающее устройство с самоконтролем | 1981 |
|
SU972600A1 |
Запоминающее устройство с автономным контролем | 1984 |
|
SU1156146A1 |
Оперативное запоминающее устройство | 1983 |
|
SU1095233A1 |
Запоминающее устройство с самоконтролем | 1983 |
|
SU1104588A1 |
Запоминающее устройство с самоконтролем | 1979 |
|
SU847377A1 |
Запоминающее устройство с самоконтролем | 1981 |
|
SU949721A1 |
Постоянное запоминающее устройство с резервированием | 1986 |
|
SU1372363A1 |
Авторы
Даты
1977-06-15—Публикация
1974-09-17—Подача