13-18, диоды 19-21 и шину 22 стробс«гнала. Причем коллекторы транзисторов 1 и 4 подключены к базам соответственно транзисторов 5 и 8, коллектор транзистора 11 непосредственно, а базы транзисторов 9 и 11 и коллектор транзистора 5 соответственно через резисторы 13--15 соединены с шиной нитания. Шина 22 через диод 19 соединена с обндей шиной, а через эмиттер коллекторный переход транзистора 9 - с базой транзистора 10, эмиттер которого через последовательно включенные резистор 16 и диод 20 соединен с общей шиной, а коллектор подключен к базе транзистора И, первый sMiiTTep которого через резистор 17 соединен с базой транзистора 12, связанной через диод 21 с обш,ей шиной, а второй эмиттер соединен с базой транзистора 6 и эмиттером транзистора 5, связанным через резистор 18 с обшей шиной, соединенной с эмиттерами транзисторов 8 и 12. Коллектор транзистора 12 соединен с базой транзистора 8, соединенного коллектором с выходом 7 и эмиттером транзистора 6, коллектор которого соединен с коллектором транзистора 5.
Формирователь работает следующим образом.
При отсутствии стробирующего импульса или подаче на шину 22 высокого потенциала, соответствуюш,его уровню логической единицы, выходные транзисторы 5, 6 и 8 коммутируются усиленным дифференциальным сигналом компаратора, снимаемым с коллекторов транзисторов 1 и 4. При подаче на шину 22 низкого потенциала, соответствующего уровню логического нуля, инвертированный и усиленный транзистором 10 стробируюший импульс нодается на базу двухэмиттерного транзистора 11. Снимаемый с его эмиттерной нагрузки - транзис.тора 12 положительный стробируюш,ий сигнал подается на базу транзистора 6, который, открываясь, формирует уровень логической единицы независимо от потенциала на коллекторе транзистора 1, подключенного к базе транзистора 5. Резистор 15 ограничивает ток логической единицы. Одновременно положительный стробирующий импульс, снимаемый с резистивно-диодного делителя на резисторе 17 и диоде 21, воздействует на базу шунтируюш,его транзистора 12, насыщая последний, так что в его коллекторной цепи устанавливается низкий потенциал, отсекающий выходной транзистор 8. Па выходе 7 установится уровень логической единицы независимо от уровней потенциалов коллекторных цепей управляюших дифференциальных усилителей.
Предлагаемая схема выходного формирователя компаратора исключает прохождение усиленного дифференциального сигнала через транзисторы 9 и 10, что сводит к минимуму задержку переключения при заданном коэффициенте разветвления по выходу; реализует автономное стробирование каждого выхода компаратора, т. е. логический нуль, поданный на шину 22, реализует функцию запрета только по одному выходу 7, не оказывая отрицательного воздействия на комплементный выход компаратоР Формула изобретения
Стробируемый формирователь, содержащий транзисторные управляющие дифференциальные усилители, коллекторы которых непосредственно подключены к базам выходных ключевых транзлсторов, отличающийся тем, что, с целью обеспечения автономности выходов компаратора при подаче строб-сигнала и повышения быстродействия, в него введены вентильные элементы стробирования, каждый из которых дополнительно содержит двухэмиттерный повторитель стробирующего импульса и шунтирующий транзистор, причем база двухэмиттерного повторителя подключена к коллектору инвертирующего транзистора вентиля, один из эмиттеров подключен к базе выходного ключевого транзистора, формирующего уровень логической -единицы, второй эмиттер повторителя через резистор подключен к базе шунтирующего транзистора, эмиттер которого заземлен, а коллектор подключен к базе выходного ключевого
транзистора, формирующего уровень логического нуля.
Источники информации, принятые во внимание при экспертизе
1.Патент США № 3843934, кл. 330-308, 22.10.74.
2.Алексеенко А. Г. Основы микросхемотехники. М., «Сов. радио, 1976, с. 304.
название | год | авторы | номер документа |
---|---|---|---|
Стробируемый формирователь с парафазными ттл-выходами | 1978 |
|
SU758502A1 |
Селектор биполярных импульсов | 1981 |
|
SU961131A1 |
Компаратор напряжений | 1978 |
|
SU902238A1 |
Формирователь импульсов управления | 1985 |
|
SU1290501A1 |
Быстродействующий компаратор | 1973 |
|
SU515272A1 |
Каскад со схемой стробирования | 1984 |
|
SU1193791A1 |
Устройство для хранения и выборки информации | 1975 |
|
SU553685A1 |
УСИЛИТЕЛЬ СЧИТЫВАНИЯ | 1973 |
|
SU374656A1 |
Логический элемент | 1983 |
|
SU1138941A1 |
Формирователь импульсов управления | 1987 |
|
SU1522387A2 |
Авторы
Даты
1978-08-30—Публикация
1977-02-21—Подача