Устройство для контроля специализированных вычислительных машин Советский патент 1978 года по МПК G06F11/00 

Описание патента на изобретение SU636622A1

за соединен со входом регистра сдвига первые выходы первых разрядов каждой группы регистра сдвига соединены с пе выми входами группы элементов И начальных разрядов, вторые входы которых соед5инены с выходом блока управления, первые вькоды остальных разрядов каждой группы регистров сдвига соединены с первыми входами группы элементов И смежных разрядов, вторые выходы разрядов каждой группы регистра сдвига соединены с первг:®4и входами группы элементов И признаков исправности и со вторьа.н входами груп пы элементов И смежныгх разрядов, третьи входы которых соединены с седь мым выходо1«5 блока управления, восьмой выход блока; управления соединен со вторыми входами группы элементоэ И признаков исправности, выходы группы элементов И начальньк разрядов н группы элементов И смежных paspsjflos соединены со входами блока распределе ния признаков неисправности, выходы которых соединены с первой группой входов блока памяти, выходы группы эл ментов И признаков исправности соединены со входами блока распределения признаков исправности, выходы которых соединены со второй группой входов блока памяти, выходы блока памяти являются выходами устройства. В результате формования диагностических кодов по даннШ оценки контролируемых параметров, снимаемых в заданных контрольных точках по пути прохождения информации каждого контролируемого канала объекта, с установленными граничными значениями пол допуска и расшифровки информации, со держащейся в диагностических кодах, в блоке памяти оказываются Боэбужден ными. ячейки памяти однозначно соответствующие заданным неисправностям, при этом предполагается, что вид и число неисправностей предварительно заданы и каждой неисправности присво ена соответствующая ячейка памяти блока памяти. На чертеже изображена функциональ ная схема устройства, содержащая бло памяти 1, блок формирования стимули рующих сигналов 2, состоящий из нескольких генераторов испытательных си налов 3 (условно показаны три генера тора) , ВХОДНОЙ коммутатор 4,, по вход соединенный с блоком формирования ст мулирующих сигналов 2, а по выходу с контролируемым объектом 5 {специализ рованная вычислительная машина с инф мационно пересекаюгдимися контролируе мыми каналами), выходной коммутатор 6, обеспечивающий поочередное подклю чение выходных (конечных) и промежут ных контрольных точек контролируемых каналов объекта к блоку аналого-цифрового преобразования 7, состоящему из нескольких цифровых преобразовате лей 8 (условно показаны два преобразователя), коммутатор цифровой информации 9, блок анализа 10, осуществляющий сравнение значения контролируеого параметра с граничными эначенияи ПОЛЯ допуска и формирующее по реэультата - сравнения нулевые О и единичные i признаки, блок формирования уставок И, регистр сдвига 12, запоминающий диагности геский код для каждого канала контролируемого объекта 5 и разделенный на группы по числу контролируемых каналов, группу элементов И смежных разрядов 13 и группу элементов И начальных разрядов 14, образующих блок формирования признаков неисправности 15, группу , элементов и признаков исправности 16, образующих блок формирования признаков исправности и соединенных по входу с вьисодами разрядов регистра сдвига 12 и с выходом блока управления 1, а по выходу - с блоком распределения признаков исправности 17, блок распределения признаков неисправности 18 и блок памяти 19, состоящий из ячеек памяти 20, 21,...22, соединенных входами с блоками 17 и 18, а выходами с блоком индикации (на чертеже не изображен), и обеспечивающего фиксацию результатов диагноза и выдачу информации на индикацию. В блоке памяти 19 количество ячеек памяти соответствует заданному числу неисправных состояний (неисправностей). Следовательно, информация в каждой из ячеек памяти характеризует одно из заданных состояний контролируемого объекта 5. Основной функцией, выполняемой устройством, является занесение информации в регистр сдвига 12 о техническом состоянии каждого канала контролируемого объекта 5 по данныг сравнения значений выходных параметров, фиксирующих в контролируемых точках на пути прохождения информации от входа к выходу в каждом контролируемом канале с заранее установленными эталонными уставками и расщифровка содержащейся в формируемых кодах диагностической информации по кешдому каналу путем пересечения признаков, характеризующих неисправность и работоспособность контролируемого объекта. Диагноз неисправностей в контролируемом объекте 5 осуществляется следующим образом. В блоке распределения признаков неисправности 18 и в блоке распределения признаков неисправности 17 устанавливают сое/шиечия между вертикальными и горизонтальными шинами согласно соответствию между признаками и неисправными состояниями. Так, например, если неисправное состояние 8, которому соответствует в блоке памяти 19 ячейка памяти 20 фиксируется единичными признаками пятого разряда первого канала, второго разряда втоporo канала и четвертого разряда fn го канала регистра сдвига 12, то горизонтальная шина, соединенная с ячейкой памяти 20, соединяется через соответствующие элементы И блока формирования признаков неисправности 15 с вертикальныр 1и шинами пятого разряда первого канала, второго разряда второго канала и четвертого разряда m -го канала. Если то же неисправное состояние 5 фиксируется как исправное нулевьЛ к признаками второго разряда третьего канала и пятого разряда четвертого канала регистра сдвига 12, то горизонтальная шина, соединенная с ячейкой 20, соединяется в блоке распределения признаков исправности 17, через соответствуюадие элементы И группы элементов и признаков исправности 16 с вертикальными шинами второго разряда третьего канала и пятого разряда четвертого канала регистра сдвига 13, По команде из блока управления 1 устройство устанавливается в исходное (нулевое) положение. Входным коммутатором 4 подключается соответствующий генератор 3 блока формирования стимулирующих сигналов 2 к заданному каналу контролируемого объекта 5, конечный выход и промежуточные контрольные точки каждого контролируемого канала выходньм KOMtviyTaTopOM 6 последовательно подключаются к заданному преобразователю 8 блока акало го цифрово1о преобразования 7, в свою очередь, выход подключенного преобразователя 8 через коммутатор цифровой информации 9 соединяется со входом блока анализа 10, на вход последнего с блока формирования уставок 11 в цифровой форме поступают граничные значения поля допуска для контролируе мого параметра. По команде из блока управления 1 блоком формирования стимулирующих сигналов 2 на входе контролируемого канала формируется первый по порядку стимулир тоадий сигнал, после чего в контролируемый объект 5 блок управления 1 вьгдает команду, по которой контролируемый объект вготолняет заданные операции и через выходной коммутатор б выдает в блок аналого-цифрового пре образования 7 сигнал готовности, а после окончания измерения блок зналого-цифрового преобразования 7 через KOMf-iyTaTop цифровой информации 9 выда ет сигнал готовности в блок анализа 10. По результатам оценки контролнруемого параметра с установленными доп ками блоком анализа 10 в регистр сдв га 12, в}Ацается для запоминания нуле вой О признак при соответствии к тролируемого параметра допускам и ед ничныя признак - при несоответ ствии. При этом предполагается, что опрос контрольных точек по пути прохождения рабочих сигналов (информации) в контролируемом канале осуществляется последовательно от выхода ко входу и каждому единичному признаку заранее присвоены одно или несколько неисправных состояний, принадлежащих элементам (узлам), находящимся на участке пути прохождения информации между контролируемой точкой и входом контролируемого канала. После оценки К параметров каждого контролируемого канала заК-т тактов (т- число контролируемых каналов) в регистре сдвига 12 оказывается записанным п диагностических - разрядных кодов. По окончании записи информации в регистр сдвига 12, при наличии неисправности 3 контролируемом объекте, блок управления 1 на первом такте лиагноза неисправности выдает импульсную команду прохождения признаканеисправности, по которой из регистра сдвига 12 элементы И смежных разрядов 13 и элементы И начальных разрядов 14 блока формирования признаков неисправности 15 согласно соединению вертикальных и горизоиталькьгх шин блока распределения признаков неисправности 18 в блок памяти 19 заносится информация, отражающая подозреваемые неисправные состояния контролируемого объекта 5. На втором такте диагноза блок управления 1 выдает команду прохождения признака исправности, по которой из регистра сдвига 12 через группу элементов И признаков неисправности 16 и блок распределения признаков исправности 17 в блок памяти 19 заносится информация,характеризующая работоспособное состояние контролируемого объекта 5. По окончании второго такта диагноза в возбужденном состоя нии оказываются только те ячейки блока памяти. 19, которые принадлежат к числу подозреваемых неработоспособных состояний контролируемого объекта, согласно условию Н 4 14 4 HO , L.usUu snus°, jsi 3: t-1 где .и Sj - объединение неработоспосо бных состояний, выявленных в процессе диагноза единичными признаками ; - объединение состояНИИ, отмеченных в процессе диагноза нулевь ми признаками; L - подозреваемые неработоспособные состояния выявленные в процессе диагноза; N - число заданных неработоспособных состояний. Информация с вьоходов возбуждающих ячеек блока памяти 19 поступает на индикацию. На этом процесс диагноза неисправностей в контролируемом объекте 5 заканчивается . Предлагаемая система применена для контроля работоспособности и диагноза неисправностей в специализированных вычислительных маишнах и входящих в их состав функциональных блоках. Система повышает достоверность кон троля и глубину диагноза неисправностей на контролируемом объекте. Формула изобретения Устройство для контроля специализированиых вычислительных машин, ссдержшцее блок управления, блок формирования стимулирующих сигналов, входной коммутатор, выходной крммутатор, блок аналого-цифрового преобраэования, коммутатор цифровой информации, блок формирования уставок, блок анализа, причем информационные входы контролируемого объекта соединены через входной коммутатор с выходами блока формирования стимулирую щих сигналов, выходы контролируемого объект.а соединены через выходной ком м татор со входами блока аналого-циф рового преобразования, выходы которого соединены через коммутатор цифровой информации с первым входом бло ка анализа, выходы блока управления соединены с управляющими входами бло ка формирования стимулирующих сигналов, входного и выходного коммутаторов, контролируемого объекта, блока аналого-цифрового преобразования, коммутатора цифровой информации, бло ка анализа и блока формирования уста вок, выход которого соединен со вторым входом блока анализа, отличающееся тем, что, с целью ра ширения функциональных возможностей и повышения глубины диагноза неиспра ностей, в устройство введены регистр сдвига, группа элементов И начальных разрядов, группа элементов И смежных разрядов, группа элементов И признаков исправности, блок распределения признаков исправности, блок распределения признаков неисправности и блок памяти, причем выход блока анализа соединен со входом регистра сдвига, первые выходы первых разрядов каждой группы регистра сдвига соединены с первыми входами гр/ппы элементов И начальных разрядов, вторые входы которых соединены с седьмым выходом блока управления, первые выходы остальных разрядов хаждой группы регистра сдвига соединены с первыми входами группы элементов И сме ;ных разрядов, вторые выходы разрядов каждой группы регистра сдвига соединены с первыми входами группы элементов И признаков исправности и со вторьдии входами группы элементов И смежных разрядов, третьи входы которых соединены с седьмым выходом блока управления, восьмой выход блока управления соединен со BTOpt-ами входами группы элементов И признаков исправности, выходы группы элементов И начальных разрядов и группы элементов И смежных разрядов соединены со входами блока распределения признаков неисправности, выходы которых соединены с первой группой входов блока памяти, выходы группы элементов И признаков исправности соединены со входами блока распределения признаков исправности, выходы которых соединены со второй группой входов блока памяти, выходы блока памяти являются выходами устройства. Источники информации, принятые во внимание при экспертизе: 1.Авторское свидетельство СССР 330456, кл. dOe F 15/46, 1971. 2.Лвторскоо свидетельство СССР № 316092, кл. Q06 F 15/46, 1969.

Г

Похожие патенты SU636622A1

название год авторы номер документа
Устройство для контроля и диагностики логических узлов 1980
  • Руденко Валентин Дмитриевич
  • Толкачев Александр Нинельевич
  • Чмут Владимир Ефимович
SU960825A1
Устройство для контроля логических узлов 1983
  • Берковская Тамара Александровна
  • Дядюченко Юрий Павлович
  • Кузьмина Галина Васильевна
  • Фирле Валентина Васильевна
  • Шек-Иовсепянц Рубен Ашотович
SU1129616A1
Устройство для контроля цифровых блоков 1988
  • Ваврук Евгений Ярославович
SU1589280A2
Многоканальная система для контроля и диагностики цифровых блоков 1984
  • Гроза Петр Кирилович
  • Касиян Иван Леонович
  • Кошулян Иван Михайлович
  • Карабаджак Александр Александрович
  • Гобжила Алик Степанович
  • Иваненко Владислав Николаевич
  • Баранов Валерий Степанович
  • Кац Ефим Файвельевич
SU1269137A1
Устройство для контроля цифровых блоков 1986
  • Борщевич Виктор Иванович
  • Жданов Владимир Дмитриевич
  • Бодян Геннадий Константинович
  • Сидоренко Вячеслав Васильевич
  • Филимонов Сергей Николаевич
  • Морщинин Евгений Викторович
SU1383368A1
Устройство для контроля и диагностики дискретных объектов 1983
  • Павлов Владимир Николаевич
  • Смилга Янис Янович
  • Ахмеров Валериан Ишмуратович
  • Видениекс Петр Оскарович
  • Бондарева Елена Константиновна
  • Алкснис Ритварс Иварович
SU1109756A1
Устройство для контроля и диагностики цифровых блоков 1985
  • Фомич Владимир Иванович
  • Кузьмин Николай Николаевич
  • Кавун Иван Кузьмич
  • Шмидт Евгений Исаакович
  • Медведева Лариса Васильевна
  • Соршер Семен Залманович
SU1278855A1
Устройство для тестового контроля цифровых блоков 1982
  • Барыльский Павел Васильевич
  • Голоколос Александр Николаевич
  • Карлюка Анатолий Сергеевич
  • Потепух Олег Иванович
SU1086433A1
Устройство для тестового контроля цифровых блоков 1984
  • Борисенко Алексей Алексеевич
  • Рябцев Владимир Григорьевич
  • Стафеев Александр Дмитриевич
  • Чернышев Владимир Александрович
  • Шамарин Александр Федорович
SU1251084A1
Устройство для тестового контроля цифровых блоков 1987
  • Чернышев Владимир Александрович
  • Рябцев Владимир Григорьевич
  • Борисенко Алексей Алексеевич
SU1539782A2

Иллюстрации к изобретению SU 636 622 A1

Реферат патента 1978 года Устройство для контроля специализированных вычислительных машин

Формула изобретения SU 636 622 A1

SU 636 622 A1

Авторы

Дрогайцев Валентин Серафимович

Лисин Константин Николаевич

Петрунин Анатолий Федорович

Даты

1978-12-05Публикация

1974-01-03Подача