1
Изобретение относится к радиосвязи и может использоваться в многоканальных синхронно-адресных системах связи.
Известно устройство для синхронизации многоканальных равнодоступных систем связи, содержащее последовательно соединенные фильтр, блок фазирования и распределитель временных каналов, выход которого соединен с другим входом блока фазирования, а также блок тактовой синхронизации, соединенный по входу с фильтром, причем на управляющие входы блока фазирования и блока тактовой синхронизации подан сигнал управления.
Однако известное устройство не обеспечивает достаточной точности фазирования.
Цель изобретения - повышение точности фазирования.
Для этого в устройство для синхронизации многоканальных равнодоступных систем связи, содержащее последовательно соединенные фильтр, блок фазирования и распределитель временных каналов, выход которого соединен с другим входом блока фазирования, а также блок тактовой синхронизации, соединенный по входу с фильтром, причем на управляющие входы блока фазирования и блока тактовой синхронизации подан сигнал управления, введен управляемый коммутатор и коммутируемый
временной дискриминатор, при этом другой выход распределителя временных каналов соединен через управляемый коммутатор с другими входами блока тактовой синхронизации, коммутируемого временного дискриминатора, распределителя временных каналов и фильтра, а дополнительный выход блока фазирования соединен с дополнительным входом управляемого коммутатора, соответствующие входы которого и выходы коммутируемого временного дискриминатора соединены с соответствующими входами и выходами блока тактовой синхронизации, при этом дрзтой выход коммутируемого временного дискриминатора соединен с входом фильтра, а на управляющий вход управляемого коммутатора поданы сигналы управления.
На фиг. 1 представлена структурная электрическая схема предложенного устройства; на фиг. 2 - то же, блока фазирования.
Устройство для синхронизации многоканальных равнодоступных систем связи содержит последовательно соединенные фильтр 1, блок фазирования 2 и распределитель 3 временных каналов, выход которого соединен с другим входом блока фазирования 2, а также блок тактовой синхронизацин 4, соединенный по входу с
фильтром 1, причем на управляющие входы блока фазирования 2 и блока тактовой синхронизации 4 подан сигнал управления, управляемый коммутатор 5 и коммутируемый временной дискриминатор 6, при этом другой выход распределителя 3 временных каналов соединен через управляемый коммутатор 5 с другими входами блока тактовой синхронизации 4, коммутируемого временного дискриминатора 6, распределителя 3 временных каналов и фильтра 1, а дополнительный выход блока фазирования 2 соединен с дополнительным входом управляемого коммутатора 5, соответствующие входы которого и выходы коммутируемого време нного дискриминатора 6 соединены с соответствующими входами и выходами блока тактовой синхронизации 4, при этом другой выход коммутируемого временного дискриминатора 6 соединен с входом фильтра 1, а на управляющий вход управляемого коммутатора 5 поданы сигналы управления, при этом блок фазирования 2 содержит счетчики 7 и 8, временной дискриминатор 9, триггер 10, элемент И 11, элементы ИЛИ 12 и 13, формирователь 14 и элемент задержки 15.
Устройство работает следующим образом.
Импульсный отклик фильтра 1 поступает на установочный вход распределителя 3.
Анализ правильности фазирования осуществляется с помощью блока фазирования 2 путем сравнения откликов фильтра 1 с временным стробом начала каждого временного канала, формируемым в распределителе 3. Если первоначальное фазирование соответствовало началу временного канала, временной строб совпадает с приходом последующих фазирующих комбинаций. В результате происходит переполнение счетчика 7 и сигналом с его выхода сбрасываются показания счетчика 8. Если фазирование ложное, то переполняется счетчик 8, подключенный к выходу схемы несовпадения временного дискриминатора 9, и импульсом с выхода счетчика 8 триггер 10 перебрасывается в исходное состояние, открывая элемент И 11 для повторного фазирования.
Распределитель 3, кроме того, должен быть сфазирован импульсом синхросигнала станции, сигнал которой принимается с минимальной задержкой (или максимальным опережением) относительно полученной в результате фазирования распределителя 3 тактовой точки начала временного канала. Такой сигнал может принадлежать станции, начавшей работу первой и осуществившей разметку циклов, или ближайшей станции, если первая выщедщая на с&язь стайция закончила сеанс связи, или станции, расположенной на одной прямой с яервой, вышедшей на свйзь.
Управляемый коммутатор 5, состоящий из л триггеров и ключей на входе, управляется сигналами, поступающими с выхода распределителя 3. Ключ на входе соответствующего триггера управляемого коммутатора 5 переводится в другое положение и импульсом, следующим с частотой канального интервала, опрокидываются два соседних триггера, отключая делитель предыдущего канала и подключая делитель последующего канала к коммутируемому временному дискриминатору 6.
Коммутируемый временной дискриминатор 6 коммутируется с помощью управляемого коммутатора 5 сигналом с выхода распределителя 3.
Таким образом, введение в известное устройство ряда новых блоков и соответствующих связей повыщает точность фазирования по временным каналам и тактам.
Формула изобретения
Устройство для синхронизации многоканальных равнодоступных систем связи, содержащее последовательно соединенные фильтр, блок фазирования и распределитель временных каналов, выход которого соединен с другим входом блока фазирования, а также блок тактовой синхронизации, соединенный по входу с фильтром, причем на управляющие входы блока фазирования и блока тактовой синхронизации подан сигнал управления, отличающеес я тем, что, с целью повышения точности
фазирования, в него введен управляемый коммутатор и коммутируемый временной дискриминатор, при этом другой выход распределителя временных каналов соединен через управляемый коммутатор с другими входами блока тактовой синхронизации, коммутируемого временного дискриминатора, распределителя временных каналов и фильтра, а дополнительный выход блока фазирования соединен с дополнительным входом управляемого коммутатора, соответствующие входы которого и выходы коммутируемого временного дискриминатора соединены с соответствующими входами и выходами блока тактовой синхронизации, при этом другой выход коммутируемого временного дискриминатора соединен с входом фильтра, а на управляющий вход управляемого коммутатора поданы сигналы управления.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для синхронизации многоканальных равнодоступных систем связи | 1977 |
|
SU681566A2 |
Устройство синхронизации многоканальных равнодоступных систем связи | 1978 |
|
SU758550A1 |
Устройство для синхронизации многоканальных равнодоступных систем связи | 1978 |
|
SU681569A2 |
Устройство для синхронизации равнодоступных многоканальных систем связи | 1975 |
|
SU563736A1 |
Устройство синхронизации равнодоступной многоадресной системы радиосвязи | 1987 |
|
SU1478363A1 |
Устройство синхронизации в одночастотных многоканальных адресных системах с временным разделением каналов | 1989 |
|
SU1811018A1 |
Устройство синхронизации равнодоступной многоадресной системы радиосвязи | 1987 |
|
SU1469562A1 |
Устройство синхронизации многоканальных равнодоступных систем связи | 1978 |
|
SU745012A1 |
Устройство синхронизации равнодоступной многоадресной системы радиосвязи | 1982 |
|
SU1030986A1 |
Устройство синхронизации многоканальной системы радиосвязи | 1990 |
|
SU1739502A1 |
Авторы
Даты
1979-02-28—Публикация
1976-06-14—Подача