1
Изобретение относится к радиосвязи и может использоваться в многоканальных синхронно-адресных системах связи с временным разделением каналов, в которых обмен информацией между несколькими приемо-передающими станциями (абонентами) осуществляется на одной частоте в неперекрывающихся интервалах времени.
Известно устройство для синхронизации равнодоступных многоканальных систем связи, содержащее последовательно соединенные фильтр и узел канальной синхронизации 1.
Однако известное устройство требует больщого объема синхронизирующей информации.
Цель изобретения - сокращение объема синхронизирующей информации.
Для этого в устройство для синхронизации равнодоступных многоканальных систем связи, содержащее последовательно соединенные фильтр и узел канальной синхронизации, введены узел тактовой синхронизации, узел фазирования и блок определения последнего бита информации, при этом один вход фильтра соединен с входом узла тактовой синхронизации, другие входы которого подключены к соответствующим выходам узла канальной синхронизации, а выходы - соответственно к другим входам фильтра и входам блока определения последнего бита информации и узла канальной синхронизации, дополнительные
вход и выход которого соединены с узлом фазирования.
На фиг. 1 приведена структурная схема устройства; на фиг. 2 - структурная схема узла тактовой синхронизации.
Устройство для синхронизации равнодоступных многоканальных систем связи содержит последовательно соединенные фильтр 1 и узел 2 канальной синхронизации, а также
узел 3 тактовой синхронизации, узел 4 фазирования и блок 5 определения последнего бита информации, при этом один вход фильтра I соединен с входом узла 3 тактовой синхронизации, другие входы которого подключены
к соответствующим выходам узла 2 канальной синхронизации, а выходы - соответственно к другим входам фильтра I и входам блока 5 определения последнего бита информации и узла 2 канальной синхронизации, дополнительные вход и выход которого соединены с злом 4 фазирования.
Узел 2 состоит из ключа 6, блока 7 фазовой автоподстройки, делителя 8 частоты, блока 9 переключения, элемента ИЛИ 10 и распределителя 11. Узел 4 фазирования состоит из элемента И 12 триггера 13, элемента 14 задержки, формирователя 15 импульса начальной установки, счетчиков 16 и 17, элементов ИЛИ 18 и 19 и временного дискриминатора 20. Узел
3 тактовой синхронизации состоит из блока
21 выделения сигналов синхронизации, временного дискриминатора 22, реверсивного счетчика 23, генератора 24, управителя 25, управляемого делителя 26, кольцевого регистра 27, блока 28 переписи кода, блока 29 формирования импульсов перезаписи и продвижения и делителя 30.
Устройство работает следующим образом.
Входной сигнал поступает на вход узла 3 тактовой синхронизации и на вход фильтра 1. Импульсы сипхрОНизации с выхода фильтра 1 подаются через открытый ключ 6 на блок 7 фазовой автоподстройки, где происходит слежепие за фазой принятого сигнала синхронизации.
Состояние блока 9 переключения зависит от режима работы абонента.
Если абонент работает только на прием, то делитель 8 частоты отключен блоком 9 переключения и синхронизация распределителя 11 осуществляется сигналом с выхода блока 7 фазовой автоподстройки.
При работе абонента на передачу и прием в разных временных каналах распределитель 11 синхронизируется сигналами с выхода блока 7 через делитель 8 частоты, который выполняет в этом случае роль развязки. Этим достигается частичная независимость приема и передачи сигналов синхронизации.
Синхронизация распределителя 11, выполненного на регистре сдвига с обратной связью, цроизводится по установочной шине с выхода блока переключения 9 через элемент ИЛИ 10, а продвижение -импульсами с выхода генератора 24.
Для ускорения времени фазирования узла 2 канальной синхронизации служит узел 4 фазирования.
Импулье синхронизации с выхода фильтра 1 через элемент И 12 подается на установочный вход управляемого делителя блока 7 фазовой автоподстройки непосредственно, а также через элемент ИЛИ 10 на установочный вход распределителя 11. Этот же импульс поступает па один из входов временного дискриминатора 20, где сравнивается с временным стробом позиции последнего элемента сигнала фазирующей комбинации, дешифрируемой с распределителя И. Разрещение на занесение кода в распределитель 11 и блок 7 фазовой автоподстройки через элемент И 12 осуществляется триггером 13, один из входов которого подключен к выходу элемента И 12 через элемент 14 задержки, другой - к выходу счетчика 16 через элемент ИЛИ 18. Начальная установка счетчиков 16 и 17, триггера 13 производится выходным сигналом формирователя 15 импульса начальной установки через элементы ИЛИ 18, 19. Перекрестный сброс счетчиков 16, 17 осуществляется через элементы ИЛИ 18, 19.
В момент включения питания импульс начальной установки через элементы ИЛИ 18, 19 сбрасывает показания счетчиков 16, 17 и устанавливает триггер 13 на разрешение занесения кода в распределитель 11 и управляемый делитель блока 7 фазовой автоподстройки через элемент И 12. Первый отклик фильтра 1 через элемент И 12 осуществляет первоначальное фазирование распределителя
11и управляемого делителя блока 7. Задержанный импульс с выхода элемента И 12 опрокидывает триггер 13 и блокирует элемент И 12. Затем происходит анализ правильности фазирования распределителя 11 и блока 7. Такой анализ осуществляется с помощью временного дискриминатора 20 и счетчиков 16 и 17 с перекрестным сбросом. Если занесение кода было истинным, временной
строб с выхода распределителя 11 совпадает с приходом последующих импульсов сигнала синхронизации. Они сравниваются во временном дискриминаторе 20.
В результате происходит переполнение счетчика 17, подключенного к выходу схемы совпадения временного дискриминатора 20, который сбрасывает показания счетчика 16 при каждом переполнении. Если занесение кода произощло ложным импульсом, то переполпяется счетчик 16, подключенный к выходу схемы несовпадения временного дискриминатора 20, который перебрасывает триггер 13 на повторное занесение кода через элемент И
12в распределитель 11 и управляемый делитель блока фазовой автоподстройки и сбрасывает счетчик 17.
Процесс повторяется до тех пор, пока фазирование распределителя 11 и блока 7 фазовой автополсройки не осуществляется истиниым импульсом синхронизации с выхода фильтра 1.
Открывание ключа 6 ос)ществляется стробимпульсом позиции последнего элемента сигнала синхронизации с выхода распределителя 11.
После этого ключ 6 закрывается и остается закрытым на протяжении канального интервала до поетупления сигнала фазирующей комбинации в следующем временном канале,
что исключает прохождение ложных сипхроимлульсов на вход блока 7 фазовой автоподстройки.
Синхронизация по тактам осуществляется узлом 3 тактовой синхронизации, в котором
происходит запоминание фазы опорного сигнала управляемого делителя 26 в конце каждого временного канала и восстановление ее в начале этого же капала через цикл работы. Пусть за время приема сигнала «Вызов,
который предшествует передаче информационного сигнала в том же временном канале и принимается другим устройством, не требующим знания фазы тактовой частоты, в соответствующем временном канале устраняется
рассогласование между опорным и входным сигналами. При этом между эталонным сигналом на выходе делителя 30 и опорным «а выходе управляемого делителя 26 устанавливается определенный фазовый сдвиг. Этому
фазовому сдвигу соответствует определенный
код управляемого делителя 25 в моменты появления импульсов на выходе делителя 30. Этот код в конце канального интервала заносится в кольцевой регистр 27 импульсом записи кода, вырабатываемым блоком 29 формирования импульсов перезаписи и продвижения, и привязанным по фазе к эталонпому сигналу с выхода делителя 30.
Установка фазы опорпого сигнала в начале временного канала производится в обратном порядке импульсом установки кода в управляемом делителе 26. Этот имиульс также совпадает по фазе с эталонным сигналом.
Продвижение кода в кольцевом регистре 27 производится пачкой импульсов, следующей в промежутке времени между импульсами записи и импульсом установки кода. Число импульсов в пачке равно числу элементов кода. Выбор длины кольцевого регистра 27 производится с учетом количества временных каналов и требуемой точности запоминания фазы.
Таким образом, узел 3 тактовой синхронизации обеспечивает иезависимую тактовую синхронизацию по сигналам различных абонентов, работающих в разных временных каналах с различными фазовыми сдвигами тактовой частоты.
Сигналы с выхода узла 3 поступают на фильтр 1, обеспечивая тем самым синхронный прием сигнала фазирующей комбинации.
Импульсы синхронизации с выхода ключа 6 служат для определения первого и последнего бита информации, передаваемой во временном канале. Причем первый бит информации определяется непосредственно по сигнал} с выхода фильтра 1, сн-имаемого с выхола ключа 6, а последний - путем подсчета тактовых импульсов в блоке 5 определения последнего бита информации, в состав которого входит делитель с коэффициентом пересчета, равным количеству символов информационной части сигнала во временном канале. Подсчет тактовых импульсов в блоке 5 начинается с момента прихода имиульса синхронизации с выхода ключа 6 и кончается после переполнения делителя блока 5.
Ф о р м } л а изобретения
Устройство для синхронизации равнодоступных многоканальных систем связи, содержащее последовательно соединенные фильтр и узел канальной синхронизации, отличающееся тем, что, с целью сокращения объема синхронизирующей информации, введены узел тактовой синхронизации, узел фазирования и блок определения последнего бита информации, при этом один вход фильтра соединен с входом узла тактовой синхронизации,
другие входы которого подключены к соответствующим выходам узла канальной синхронизации, а выходы - соответственно к другим входам фильтра и входам блока определения последнего бита информации и ззла
канальной синхронизации, допол«ительные вход и выход которого соединены с узлом фазирования.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР .Уо 475743, кл. Н 04L 7/06, 1973.
название | год | авторы | номер документа |
---|---|---|---|
Устройство синхронизации равнодоступной многоадресной системы радиосвязи | 1982 |
|
SU1030986A1 |
Устройство синхронизации равнодоступной многоадресной системы радиосвязи | 1987 |
|
SU1478363A1 |
Устройство синхронизации многоканальных равнодоступных систем связи | 1978 |
|
SU758550A1 |
Устройство для синхронизации многоканальных равнодоступных систем связи | 1978 |
|
SU681569A2 |
Устройство синхронизации в одночастотных многоканальных адресных системах с временным разделением каналов | 1989 |
|
SU1811018A1 |
МНОГОКАНАЛЬНОЕ ПРИЕМОПЕРЕДАЮЩЕЕ УСТРОЙСТВО С ВРЕМЕННЫМ РАЗДЕЛЕНИЕМ ЦИФРОВЫХ АСИНХРОННЫХ КАНАЛОВ | 1989 |
|
RU2033695C1 |
Устройство синхронизации равнодоступной многоадресной системы радиосвязи | 1987 |
|
SU1469562A1 |
Устройство для синхронизации многоканальных равнодоступных систем связи | 1976 |
|
SU650245A1 |
Устройство асинхронного сопряжения цифровых сигналов | 1983 |
|
SU1111257A1 |
Устройство для синхронизации многоканальных равнодоступных систем связи | 1977 |
|
SU681566A2 |
Авторы
Даты
1977-06-30—Публикация
1975-04-22—Подача