Множительно-делительное устройство Советский патент 1979 года по МПК G06G7/16 

Описание патента на изобретение SU674042A1

Изобретение относится к области вычислительной техники и предназначено для использования в специализированных вычислителях.

Наиболее близким по технической сущности является множительно-делительное устройство по авт, св. N 435530, содержащее реверсивный счетчик, прямой и реверсивный входы которого связаны с соответствующими выходами переклю чателя, вход которого подключен к выходу элемента И, первый вход которого соединен с выходом тактового генератора, а второй вход - с соответствуюошм входом генератора синхроимпульсов, управляющий вход переключателя подключен к выходу компаратора, выходы разрядов реверсивного счетедка соединены с соответствующими входами цифроаналогового преобразователя, аналоговый вход которого через первый и второй ключи связан соответственно с входами первого сомножителя и делителя, выход цифроаналогового преобразователя связан с первым входом компаратора и через третий с входом первого элемента памяти, управляющие входы ключей и реверсивного счетчика подключены к соответствующим выходам генератора синхроимпульсов 1 .

Недостатком этого устройства являются Ог{5аничеш1ые функциональньк возможности, выражающиеся в том. что устрой ство оперирует только с аналоговыми: вх()диыми величинами и, несмотря на наличие дифрювых элементов, результат на выходе получается Тоже в аналоговой форме. Это.в ряде случаев создает трудности 6 сопряжении вычислителя с выходными устройствами.,

Цель изобретения - расширение областа применения устройства.

Поставленная цель достигается тем, что в устройство по авт. св. № 435530 дополнительно ввеsдены четвертый, пятый, шестой и седьмой ключи и второй элемент памяти, при этом через четвертый ключ выход первого элемента памяти соединен с аналоговым входом цифроаналогового преобразователя, второй вход компаратора соединен

0 через пятьй ключ с входом второго сомножителя, а через шестой ключ - с выходом первого элемента памяти, выход цифроаналогового преобразователя через седьмой ключ связан с входом второго элемента памяти, входы начальной установки реверсивного счётчика являются Щ1фровыми входами устройства, выходы элементов памяти являются аналоговыми выходами, а выходы реверсивного счетчика являются цифровыми выходами устройства. Устройство, блок-схема которого представлена нд чертеже, содержит реверсивный счетЧик переключатель 2, элемент И 3, тактовый генератор 4, цифроаналоговый преобразователь 5,первый, второй и четвертый входные ключи 6, 7 и 8, компаратор 9, третий и седьмой ключи 10 и 11, элементы памяти 12, 13, генератор синхроимпульсов 14, пятый и шестой ключи 15 и 16, Устройство |эаботает следующим образом. Для перемножения двух аналоговых величи с представлением результата R в аналоговой фор ме реализуется формула X,toT Хзсаэ Rear .(1) При этом на управляющие входы ключей 7, 15 поступают сигналы генератора 14, ключи открываются и напряжеше ЕОЛ. и входной сигнал Хз поступают соответственно да аналоговый вхо преобразователя 5 и на вход компаратора 9, На тактовый вход счетчика 1 поступают импульсы,, и производится цикл преофазования Е N ХЭР , где N - выходной двоичный когд счетчика I, Затем управляюище сигналы замыкают ключи 6, 10, а клюта 7, 15 размьнсаются, njpfK этом на аналоговый вход преобразователя 5 поступает входной сйгнан Xj, а результат преобразовгшия по формрте (1) запоминается эломеягом IZ . /-. ..-.;.-: - V. . . .- . Для деления двух, аиаалоговых величин с пред cTissjietiMeM результ а Я в аналоговой форме ре, аяизуется формул;а ;;;- v ;: -/-. .... . зсМ „ ГУ) -- Hfflj. сг; ХЦОЗVr : ; При этом открьшаются клкяга 6, 15 HSxejyifeie сигналы X, | Хз поступают на аналоговый прео азователь 5 и на вход компаратора 9 соответственно. На тактовый вход счетчика i поступают импульсы и прсйязводнтся цикл преобразова1шя Хцаз N Хзсат. Затем oTicpbflBaietCH клю чи7, 10, а ключи 6, 15 обестоодваются при этом на залоговый вход преобразователя 5 поступает напряжение ЕОЛ , а результат преобрйования по формуле (2) з апоминается элементом 12. Для перемножения двух аналоговых величин с представлением результата R в цифровой форме реализуется формула XitoT XaiQl ЯсцЗ .(3) При этом в первом такте замыкаются ключи 7, 15, напряжение Eon и входной сигнал Хз поступают на аналоговый вход преобразователя 5 и на вход компаратора 9 соответственно. На так товый вход счетчика 1 поступают импульсы, и производится цикл преобразования .БОЯ N Хз1 Затем замыкаются ключи 6, 10, а ключи 7, 15 размыкаются, при этом на аналоговый вход преобразователя 5 поступает входной сигнал Xj, а результат преобразования по формуле (1) запоминаются элементом 12. Во втором такте замыкаются ключи 7, 16, а ключи 6, 10 размыкаются, при этом на аналоговый вход преобразователя 5 и на вход компаратора 9 поступают соответственно напряжение Еоп и результат преобразования по формуле (1). На тактовый вход счетчика 1 поступают импульсы, производится цикл преобразования ЕОП N , при этом уа выходе счетчика 1 и его выходных клеммах формируется код, соответствующий формуле (3). Для деления двух аналоговых величин с представлением результата R в цифровой форме реализуется формула : : В этом случае замыкаются ключи 6, 15, входные сигналы Х, Хэ поступают на аналоговый вход преобразователя 5 и вход компаратора 9 Соответственно. В счетчике 1 производится цикл преобразования Х) , при этом на выходе счётчика 1 формируется код, соответствующий формуле (4). Для умножения аналоговой величины на дафровую с представлением результата R в аналоговой форме реализуется формула При этОй :УгйШк&1Отся ключи 6, 10, входной сигнал Xj поступает на аналоговый вход прео азователя 5, а входное число Хц записьшается в счетчик 1 посредством входов начальной установки счетчика. Результат преобразования по формуле (5) запоминается элементом 12. Для деления цифровой величины на аналоговую с представлением результата R в аналоговой форме реалйэуётся формула Y - К Гот ilQl При этой замыкаются ключи 7, 10, напряжение Eori поступает на аналоговый вход преобразователя 5, а входное число Хц записывается в счетчик 1 посредством входов начальной установки. Найр ЖёйвГёГсЬответствующеё коду входного числа Хц, запоминается в ячейке 12. Затем ключи 6, 16 замыкаются, а ключи 7, 10 размыкаются, сигнал Xj поступает на аналоговый вход преобразователя 5, а сигнал с выхода элемента 12 nocTynaieT на вход компаратора 9. На тактовый вход счетчика 1 поступают импульсы, и производится цикл преобразования Хцса), Затем снова замыкаются ключи 7, 10, а ключи 6, 16 р азмыкаются, и напряжение преобразовав ПИЯ поступает на аналоговый вход п{)еобразователя 5. Результат преобразования по формуле (6) запоминается элементом 12. Для умножения аналоговой величины на цифровую с представлением результата R в цифровой форме реализуется формула Х,огХц Рц.-(7) При этом сначала замыкаются ключи 6, 10 вход ной сигнал Х поступает на аналоговый вход преобразователя 5, а входное число Хц аписыБается в счетчик 1 посредством входов начальной установки. Результат преобразования Xjtq кХц Rcaj запоминается в ячейке 12, После этого замыкаются ключи 7, 16, а ключи 6, 10 ра мыкаются. Напряжение Eon поступает на зналоговый вход преобразователя 5, а сигнал, зафиксированный памятью, элемента 12 поступает на вход компаратора 5. На тактовый вход счетчика 1 поступают импульсы, и произврдатся цикл преобразовайия ЕОП- N Xj ю Хц, при этом на выходе счетчика 1 формируется код, соответствующий формуле (7), Для деления цифровой величины на аналоговую с представлением результата и в цифровой форме реализуется формула .(8) Altai При этом сначала замыкаются ключи 7, 10, напряжение ЕОП поступает на аналоговый вход преобразователя 5. а входное число Хц записьшается в счетчик 1 посредством входов начальной установки. Напряжение, соответствующее коду входного числа Хц, запоминается элементов 12. Затем замыкаются ключи 6, 16 и размыкаются/ ключи 7, 10. Сигнал Х| поступает на аналоговый вход преобразователя 5, а сигнал с выхода элемента 12 поступает на вход компаратора 9. Производится цикл преобразования X, , при этом на выходе счетчик 1 формируется код, соответствуюший формуле (8). При возведении в квадрат аналоговой величины с представлением результата R в аналоговой форме замыкаются ключи 7, 15, нал ряжение Еоо поступает на аналоговый вход преобразоватеЯя 5, входной сигнал Хз поступает на вход компаратора 9, и производится цикл преобразования ЕОП N ° Хзсот 4 Затем замыкается ключ 10 и входной сигнал Хз запоминается элементом 12. Потом замыкаются ключи 8, 11, размыкакутся ключи 7, 10, 15, и сигнал с выхода элемента 12 поступает на аналоговый вход преобразователя 5, а результат преобразования запоминается элементом 13, При врзведеш1и в квафат цифровой величины с представлением результата R в аналоговой (|х)рме замыкаются ключи 7, 10, и напряжение Eon поступает на аналоговый вход преобразователя 5, входное число Хц записывается в счетчик I посредством входов начальной установки, а результат преобразования ЕОП N запоминается элементом 12. Затрм замыкаются ключи 8, 11 и размыкаются ключи 7, 10, сигнал с выхода элемента 12 поступает на аналоговый вход преобразователя 5, а результат преобразования-запоминается элементом 13. Формула изобретения Множительно-делительное устройство по авт. св. № 435530, содержащее реверсивный счетчик, прямой и реверсивный входы которого связаны с соответствующими выходами переключателя,, вход которого подключен к выходу элемента п, первый вход которого соединен с выходом тактового генератора, а второй вход - с соответствующйм входом гейератора синхроимпульсов, управляющий вход Переключателя подключен к вЬ1Ходу компаратора, быходы разрядов реверсивного,счетчика соединены с соответствующими входами цифроаналогового преобразователя, аналоговый вход которого через первый и второй ключи связаисрответсгвенно с входами первого сомножителя и делителя; выход цифроаналогового преобразователя связан с первым входом компаратора и через третий ключ - с входом первого элемента памяти, управляюише вхоД151 ключей и реверсивного счетчика подаглючены к соответствующим вь ходам генератора синхроимпульсов, от л. и ч а Ю:Щ е е с я тем, что, с целью расширения области применения в устройство введены четвертый, пятый, шестой и седьмой ключи и второй элемент памяти, при этом через четвертый ключ выход первого элемента гамяти соединен с диалоговым входом цифроаналогового преобразователя, второй вход компаратора соединен черет пятый ключ с входом второго сомножителя, а через шестой кяюч с выходом первого элемента парйяти, вь1ход цифроаналогового преобразователя через седьмой ключ связан с входом iSTOporo элемента памяти, входы начальной установки реверсивного счетчика явл1Я(6т-сй цифровыми входами устройства, выходы элементов памяти являются аналоговыми выходами, а выходы реверсивного счетхгика являются Дифровыми выходами устройства. Источники и нформации, принятые во внимание при экспертизе 1. Авторское свидетелйство CCCPN 4355, кл. G 06 G 7/16, 1973.,

(

и.. -4 .

.ifi е- .

.t ;. , ..л

674042

Похожие патенты SU674042A1

название год авторы номер документа
Множительно-делительное устройство 1980
  • Афанасьев Валерий Андреевич
  • Иванова Людмила Николаевна
  • Калугин Вячеслав Валентинович
  • Лачугин Виктор Иванович
  • Овчеренко Владимир Александрович
  • Соболев Вениамин Иванович
SU883920A2
Множительно-делительное устройство 1980
  • Иванова Людмила Николаевна
  • Калугин Вячеслав Валентинович
  • Лачугин Виктор Иванович
  • Овчеренко Владимир Александрович
SU902026A1
АНАЛОГО-ЦИФРОВОЕ ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО 1997
  • Бажанов Е.И.
  • Федоров П.И.
  • Кузнецов Н.А.
RU2123720C1
АНАЛОГО-ЦИФРОВОЕ МНОЖИТЕЛЬНО-ДЕЛИТЕЛЬНОЕ УСТРОЙСТВО 1997
  • Бажанов Е.И.
  • Воробьев А.А.
  • Кузнецов Н.А.
  • Бархоткин В.А.
RU2121712C1
Нелинейный преобразователь 1988
  • Андреев Анатолий Борисович
  • Баранов Виктор Алексеевич
  • Баранов Владимир Алексеевич
  • Ермолаев Николай Александрович
SU1674172A1
АНАЛОГО-ЦИФРОВАЯ МНОГОПРОЦЕССОРНАЯ СИСТЕМА 2006
  • Бажанов Евгений Иванович
  • Беспалов Владимир Александрович
  • Лоторев Виталий Юрьевич
  • Умарова Елена Артуровна
RU2333533C1
Множительно-делительное устройство 1979
  • Ломакин Виктор Назарович
  • Барков Валерий Павлович
  • Нечаев Николай Викторович
  • Проценко Владимир Иванович
  • Бачерова Татьяна Сергеевна
SU840942A1
Функциональный преобразователь многих перемнных 1981
  • Беляков Виталий Георгиевич
  • Комаров Сергей Михайлович
SU1115068A1
Множительное устройство 1980
  • Протченко Николай Николаевич
SU900293A1
Аналого-цифровой преобразователь сАВТОМАТичЕСКОй КОРРЕКциЕй Нуля 1979
  • Сысоев Валерий Дмитриевич
  • Григорович Владимир Иванович
  • Волков Андрей Григорьевич
  • Будиловская Людмила Давыдовна
SU805490A1

Иллюстрации к изобретению SU 674 042 A1

Реферат патента 1979 года Множительно-делительное устройство

Формула изобретения SU 674 042 A1

SU 674 042 A1

Авторы

Преснухин Леонид Николаевич

Бархоткин Вячеслав Александрович

Кустов Вячеслав Александрович

Вернер Владимир Дмитриевич

Бажанов Евгений Иванович

Горячев Александр Васильевич

Даты

1979-07-15Публикация

1976-11-04Подача