Усредняющее устройство с блокировкой для фазирования дискретной информации Советский патент 1982 года по МПК H04L17/00 

Описание патента на изобретение SU896785A2

(54) УСРЕДНЯЮЩЕЕ УСТРОЙСТВО С БЛОКИРОВКОЙ ДЛЯ ФАЗИРОВАНИЯ ДИСКРЕТНОЙ ИНФОРМАЦИИ

Похожие патенты SU896785A2

название год авторы номер документа
Усредняющее устройство с блокировкой для фазирования дискретной информации 1974
  • Васильев Александр Ильич
  • Савватеев Владимир Сергеевич
  • Петровский Виктор Дмитриевич
SU527833A1
Устройство тактовой синхронизации 1980
  • Болотин Григорий Кузьмич
  • Шепелев Иван Михайлович
SU906016A1
Устройство тактовой синхронизации 1981
  • Болотин Григорий Кузьмич
SU978378A1
Устройство синхронизации равнодоступной многоадресной системы радиосвязи 1987
  • Язловецкий Ярослав Степанович
  • Новиков Борис Павлович
  • Светличный Вячеслав Александрович
  • Макаренко Михаил Ефимович
SU1478363A1
Устройство тактовой синхронизации 1982
  • Болотин Григорий Кузьмич
SU1104674A1
Усредняющее устройство с блокировкой 1981
  • Болотин Григорий Кузьмич
SU978380A1
Устройство поэлементного фазирования 1980
  • Болотин Григорий Кузьмич
SU928665A1
Устройство тактовой синхронизации 1981
  • Болотин Григорий Кузьмич
SU970717A1
Устройство для синхронизации приемника телеграфных сигналов 1980
  • Сальникова Лариса Ивановна
  • Болотин Григорий Кузьмич
SU970715A1
Устройство для сопряжения цифровой вычислительной машины с каналом связи 1991
  • Аронштам Михаил Наумович
  • Ицкович Юрий Соломонович
  • Кузнецов Николай Александрович
SU1837301A1

Иллюстрации к изобретению SU 896 785 A2

Реферат патента 1982 года Усредняющее устройство с блокировкой для фазирования дискретной информации

Формула изобретения SU 896 785 A2

I

Изобретение относится к технике передачи дискретной информации и мо жет использоваться в системах синхронизации приемников дискретной информации.

По основному авт. св. № 527833 известно усредняющее устройство с блокировкой для фазирования дискретной информации, содержащее многоразрядный реверсивный счетчик, один выход которого через триггер добавления подключен ко входу первого элемента И, а второй выход реверсивного счетчика через триггер вычитания подключен ко входу второго элемента И, причем к дополнительным входам элементов И подключены соответсТвующие входы реверсивного счетчика, промежуточный разряд вычитания реверсивного счетчика соединен с нулевым входом триггера добавления, а промежуточный разряд добав- ления реверсивного счетчика соединен с нулевым входом триггера вычитания fl.

Однако в известном устройстве недостаточная точность.

Цель изобретения - повьшение точности усреднения.

Указанная цель достигается тем, что в известное усредняющее устройство с блокировкой для фазирования

10 дискретной информации введены датчик времени, элемент задержки, два счетчика, два коммутатора и дешифратор, причем выход датчика времени соединен с одним входом дешифра15тора и через элемент задержки с первыми входами счетчиком, вторые входы которых соединены с первым и вторым входами устройства, выходы счетчиков соединены С соответству-г

20 юцими входами дешифратора, выходы которого, соединены с входами коммутаторов, соответствующее разряды ;добавления и вычитания реверсивного

счетчика через коммутаторы соединены с вторыми входами триггеров.

На чертеже изображена структурная электрическая схема предлагаемого устройства.

Устройство содержит датчик 1 времени, элемент 2 задержки, счетчики 3 и 4, дешифратор 5, коммутаторы 6 и 7, многоразрядный реверсивный счетчик, триггеры 9 и 10 добавления и вычитания элементы И 1) и 12,

Устройство работает следующим образом.

Импульсы добавления и вычитания, поступающие на входные шины устройства, заряжают соответственно счетчики 3 и 4 до некоторого значения, В момент формирования датчиком 1 выходного импульса дешифратора 5 на одной из выходных шин формирует уровень напряжения, управляндчий работой коммутаторов 6 и 7, Кроме того, сигнал датчика 1, задержанный элементом задержки 2, на время, приблизительно равное длительности сигнала, осуществляет перевод счетчиков 3 и 4 в исходное ( нулевое ) состояние. При этом входные импульсы добавления и вычитания поступают соответственно на суммирующий и вычитающий входы многоразрядного реверсивного счетчика 8, осуществляя его заряд,

В случае, если, например, число импульсов добавления превысит число импульсов вычитания, поступивших на его второй вход, на величину, равную коэффициенту пересчета многоразрядного реверсивного счечика 8, на выходе его последнего разряда добавления появится импульс переводящий триггер У в единичное состояние. Уровень напряжения на выходе триггера 9 разрешает прохождение импульсов добавления через элемент И 11 на одну выходную шину устройства. Теперь импульсы добавления, поступающие на одну входную шину устройства проходят на его выхо без усреднения.

Сброс триггера 9 в нулевое состоние, т.е. запрещение прохождения импульсов добавления на выход устройства, осуществляется сигналом с выхода одного из разрядов вычитания многоразрядного реверсивного счетчика 8 через коммутатор 7, Коммутация выхода соответствующего разряда

вычитания многоразрядного реверсивного счетчика 8 со сбросовым входом триггера 9 устанавливается коммутатором 7 в зависимости от того, на

каком из выходов дешифратора 5 появится уровень напряжения.

Совершенно аналогичным образом происходит формирование импульсов вычитания на другой выходной шине (работа триггера 10 аналогична работе триггера 9, а элемента И 12 работе элемента И П).

Таким образом, в зависимости от величины разницы числа импульсов

добавления и вычитания (т.е. показаний счетчиков-3 и 4), поступивших на входы устройства за время между двумя импульсами на выходе датчика 1, сброс триггеров 9 и 10 осуществляется сигналом, появившемся на

вполне определенном выходе реверсивного счетчика 8,

Предлагаемое устройство обладает в сравнении с известным более

высокой точностью усреднения и скоростью установления синхронизма при использовании в системах передачи дискретной информации.

Формула изобретения

Усредняющее устройство с блокировкой для фазирования дискретной информации по авт. св. № 527833, отличающееся тем, что, с целью повышения точности усреднения, введены датчик времени, элемент задержки, два счетчика, два коммутатора и дешифратор, причем выход датчика времени соединен с одним входом дешифратора и через элемент задержки с первыми входами счетчиков, вторые входы которых сое-, динены с первым и вторым входами устройства, выходы счетчиков соединены с соответствующими входами дешифратора, выходы которого соединены с входами коммутаторов, соответствую щие разряды добавления и вычитания

0 реверсивного счетчика через коммутаторы соединены с вторыми входами триггеров.

Источники информации, принятые во внимание при экспертизе

5 1. Авторское свидетельство СССР № 527833, кл. Н 04 L 17/00, 1974 (прототип).

SU 896 785 A2

Авторы

Болотин Григорий Кузьмич

Сальникова Лариса Ивановна

Даты

1982-01-07Публикация

1980-04-08Подача