ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ Российский патент 2019 года по МПК G06F7/57 

Описание патента на изобретение RU2701464C1

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны логические преобразователи (патент РФ 2294007, кл. G06F 7/57, 2007 г.; патент РФ 2393527, кл. G06F 7/57, 2010 г.), которые могут быть использованы для реализации любой из простых симметричных булевых функций τ0,5×n-1,5, τ0,5×n-0,5, τ0,5×n+1,5, τ0,5×n+2,5, зависящих от n аргументов - входных двоичных сигналов, при n=5.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических преобразователей, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из функций τ0,5×n-1,5, τ0,5×n-0,5, τ0,5×n+1,5, τ0,5×n+2,5 при n=7.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический преобразователь (патент РФ 2621281, кл. G06F 7/00, 2017 г.), который содержит восемь мажоритарных элементов и с помощью константной настройки реализует любую из простых симметричных булевых функций τ0,5×n-1,5, τ0,5×n-0,5, τ0,5×n+1,5, τ0,5×n+2,5, зависящих от n аргументов - входных двоичных сигналов, при n=5.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из функций τ0,5×n-1,5, τ0,5×n-0,5, τ0,5×n+1,5, τ0,5×n+2,5, при n=7.

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации с помощью константной настройки любой из простых симметричных булевых функций τ0,5×n-1,5, τ0,5×n-0,5, τ0,5×n+1,5, τ0,5×n+2,5, зависящих от n аргументов - входных двоичных сигналов, при n=7.

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом преобразователе, содержащем восемь мажоритарных элементов, которые имеют по три входа, выходы r-го пятого и седьмого мажоритарных элементов соединены соответственно с вторыми входами (r+1)-го, шестого и восьмого мажоритарных элементов, особенность заключается в том, что в него дополнительно введены двенадцать аналогичных упомянутым мажоритарных элементов, выходы второго, четвертого, m-го (m+5)-го, (m+8)-го и девятнадцатого мажоритарных элементов соединены соответственно с вторыми входами тринадцатого, пятого, (m+1)-го, (m+6)-го, (m+9)-го и двадцатого мажоритарных элементов, выходы восьмого, десятого, (m+3)-го, пятнадцатого, восемнадцатого и двадцатого мажоритарных элементов подключены соответственно к третьим входам тринадцатого, пятого, (6×m-44)-го, шестого, пятнадцатого и восемнадцатого мажоритарных элементов, а первые входы r-го, (r+6)-го, восемнадцатого мажоритарных элементов и выход шестого мажоритарного элемента соединены соответственно с третьим настроечным входом и выходом логического преобразователя, первый и второй настроечные входы которого подключены соответственно к первым входам четвертого, десятого, (m+5)-го, (m+8)-го, (m+11)-го мажоритарных элементов и первым входам (m-3)-го, пятнадцатого мажоритарных элементов.

На чертеже представлена схема предлагаемого логического преобразователя.

Логический преобразователь содержит мажоритарные элементы 11, …, 120, которые имеют по три входа, причем выходы элементов 1i 12, 1j 1k 1k+3, 119 соединены соответственно с вторыми входами элементов 1i+1, 113, 1j+1, 1k+1, 1k+4, 120, выходы элементов 18, 110, 1m+3 115, 118, 120 подключены соответственно к третьим входам элементов 113, 15, 16×m-44, 16, 115, 118, а первые входы элементов 1r 1r+6, 118 и выход элемента 16 соединены соответственно с третьим настроечным входом и выходом логического преобразователя, первый и второй настроечные входы которого подключены соответственно к первым входам элементов 14, 110, 1m+5, 1m+8, 1m+11 и первым входам элементов 1m-3, 115.

Работа предлагаемого логического преобразователя осуществляется следующим образом. На его первом, втором, третьем настроечных входах фиксируются соответственно необходимые сигналы ƒ1, ƒ2, ƒ3 ∈ {0,1} константной настройки. На вторые входы элементов 11, 116, первый вход элемента 112; третьи входы элементов 11, 116, второй вход элемента 112; третьи входы элементов 12, 112, 117; вторые входы элементов 17, 119, первый вход элемента 111; третьи входы элементов 17, 119, второй вход элемента 111; третьи входы элементов 18, 111, 120 и третьи входы элементов 13, 19, 114 подаются соответственно двоичные сигналы х1; х2; х3; х4; х5; х6 и х7 (x1,…,x7 ∈ {0,1}). На выходе элемента 1w имеем где и ∨, ⋅ есть соответственно сигналы на его первом, втором, третьем входах и символы операций ИЛИ, И. Следовательно, сигнал на выходе элемента 16 определяется выражением

в котором Таким образом, на выходе предлагаемого логического преобразователя получим

где τ2, τ3, τ5, τ6 есть простые симметричные булевы функции семи аргументов x1, …, x7 (см. стр. 126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974 г.).

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический преобразователь обладает более широкими по сравнению с прототипом функциональными возможностями, так как с помощью константной настройки реализует любую из простых симметричных булевых функций τ0,5×n-1,5, τ0,5×n-0,5, τ0,5×n+1,5, τ0,5×n+2,5, зависящих от n аргументов - входных двоичных сигналов, при n=7.

Похожие патенты RU2701464C1

название год авторы номер документа
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2020
  • Андреев Дмитрий Васильевич
RU2758186C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2020
  • Андреев Дмитрий Васильевич
RU2757817C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2021
  • Андреев Дмитрий Васильевич
RU2776921C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2022
  • Андреев Дмитрий Васильевич
RU2789749C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2022
  • Андреев Дмитрий Васильевич
RU2785069C1
ЛОГИЧЕСКИЙ МОДУЛЬ 2018
  • Андреев Дмитрий Васильевич
RU2704737C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2020
  • Андреев Дмитрий Васильевич
RU2762620C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2023
  • Андреев Дмитрий Васильевич
RU2809210C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2020
  • Андреев Дмитрий Васильевич
RU2758185C1
ЛОГИЧЕСКИЙ МОДУЛЬ 2021
  • Андреев Дмитрий Васильевич
RU2776920C1

Иллюстрации к изобретению RU 2 701 464 C1

Реферат патента 2019 года ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ

Изобретение относится в вычислительной технике. Технический результат заключается в расширении функциональных возможностей за счет обеспечения реализации с помощью константной настройки любой из простых симметричных булевых функций τ0,5×n-1,5, τ0,5×n-0,5, τ0,5×n+1,5, τ0,5×n+2,5, зависящих от n аргументов - входных двоичных сигналов, при n=7. Логический преобразователь содержит восемь мажоритарных элементов, которые имеют по три входа, причем выходы r-го, пятого и седьмого мажоритарных элементов соединены соответственно с вторыми входами (r+1)-го, шестого и восьмого мажоритарных элементов, дополнительно введены двенадцать аналогичных упомянутым мажоритарных элементов, выходы второго, четвертого, m-го, (m+5)-го, (m+8)-го и девятнадцатого мажоритарных элементов соединены соответственно с вторыми входами тринадцатого, пятого, (m+1)-го, (m+6)-го, (m+9)-го и двадцатого мажоритарных элементов, выходы восьмого, десятого, (m+3)-го, пятнадцатого, восемнадцатого и двадцатого мажоритарных элементов подключены соответственно к третьим входам тринадцатого, пятого, (6×m-44)-го, шестого, пятнадцатого и восемнадцатого мажоритарных элементов, а первые входы r-го, (r+6)-го, восемнадцатого мажоритарных элементов и выход шестого мажоритарного элемента соединены соответственно с третьим настроечным входом и выходом логического преобразователя, первый и второй настроечные входы которого подключены соответственно к первым входам четвертого, десятого, (m+5)-го, (m+8)-го, (m+11)-го мажоритарных элементов и первым входам (m-3)-го, пятнадцатого мажоритарных элементов. 1 ил.

Формула изобретения RU 2 701 464 C1

Логический преобразователь, предназначенный для реализации простых симметричных булевых функций, содержащий восемь мажоритарных элементов, которые имеют по три входа, причем выходы r-го , пятого и седьмого мажоритарных элементов соединены соответственно с вторыми входами (r+1)-го, шестого и восьмого мажоритарных элементов, отличающийся тем, что в него дополнительно введены двенадцать аналогичных упомянутым мажоритарных элементов, выходы второго, четвертого, m-го , (m+5)-го, (m+8)-го и девятнадцатого мажоритарных элементов соединены соответственно с вторыми входами тринадцатого, пятого, (m+1)-го, (m+6)-го, (m+9)-го и двадцатого мажоритарных элементов, выходы восьмого, десятого, (m+3)-го, пятнадцатого, восемнадцатого и двадцатого мажоритарных элементов подключены соответственно к третьим входам тринадцатого, пятого, (6×m-44)-го, шестого, пятнадцатого и восемнадцатого мажоритарных элементов, а первые входы r-го, (r+6)-го, восемнадцатого мажоритарных элементов и выход шестого мажоритарного элемента соединены соответственно с третьим настроечным входом и выходом логического преобразователя, первый и второй настроечные входы которого подключены соответственно к первым входам четвертого, десятого, (m+5)-го, (m+8)-го, (m+11)-го мажоритарных элементов и первым входам (m-3)-го, пятнадцатого мажоритарных элементов.

Документы, цитированные в отчете о поиске Патент 2019 года RU2701464C1

ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2015
  • Андреев Дмитрий Васильевич
  • Никитин Николай Александрович
  • Азоркин Николай Николаевич
RU2621281C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2008
  • Андреев Дмитрий Васильевич
  • Гринберг Исаак Павлович
  • Кузнецов Игорь Алексеевич
RU2393527C2
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2005
  • Андреев Дмитрий Васильевич
RU2294007C1
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ 2016
  • Андреев Дмитрий Васильевич
RU2641454C2
US 6417692 B2, 09.07.2002.

RU 2 701 464 C1

Авторы

Андреев Дмитрий Васильевич

Даты

2019-09-26Публикация

2018-09-24Подача