Изобретение относится к вычислительной технике, в частности к запоминающим устройства (ЗУ).
Цель изобретения - првьт1ение надежности устройства.
На чертеже изображена функциональная схема предлагаемого устройства.
Устройство содержит регистр 1 адреса, дешифратор 2 адреса, основной накопитель 3, первый дополнительный накопитель 4, предназначенный для хранения кодов адресов дефектных слов, второй допрлнительный накопитель 5, предназначенный для хранения номеров дефектных разрядов, регистр 6 числа, первую 7 и вторую 8 группы элементов И, элементы ИЛИ 9, мультиплексоры 10, дешифраторы 11 номеров дефектных разрядов.
В составе основного накопителя 3 выделены корректирующие разряды 12 и информационные разряды 13.
Количество корректирующих разрядо соответствует максимальному количеству корректируемых дефектных разрядов в .глове, записанном в основном накопителе 3.
Устройство работает следующим образом.
Запись числа из регистра 6 в основной накопитель 3,
На входы регистра Г адреса и первого дополнительного накопителя 4 подают код адреса, по которому следует записать число из регистра 6. Код числа из регистра 6 записывается без изменений в информационные разряды 13 основного накопителя по адресу, выработанному дешифратором 2. Если выбранное для обращения слово основного накопителя 3 не содержит дефектных элементов, то код этого адреса не записан в дополнительном накопителе 4 и нулевой код на выходах второго накопителя 5, воздействуя на управляющие входы мультиплексоров 10 не подключит ни один из выходов регистра 6 на выходы мультиплексоров 10. При этом в коррек ирующих разрядах выбранного слова запишутся нули.
Если выбранное для обращения слово накопителя 3 имеет в своем соста- не дефектные элементы, то по коду этого адреса, записанному в накопителе 4, из накопителя 5 коды дефектных разрядов поступают на Ьоответст
5
0
5
вующие управляющие входы мультиплексоров 10. При этом выходы, соответствующие кодам дефектных разрядов, регистра 6 подключаются через мультиплексоры 10 ко входам соответствующих корректирующих разрядов основного накопителя 3. Таким образом, информация разрядов, требующих корректировки, записывается в корректирующие разряды того же слова.
Считывание числа из накопителя 3 в регистр 6 числа.
Если адрес, по которому считыва- е1ся слово, не записан в накопителе 4, т.е. по этому адресу ни один элемент накопителя 3 не является дефектным, то на всех инверсных выходах де- шифраторов 11 установлены единицы. При этом информация с информационных разрядов накопителя 3 проходит через элементы И 7, элементы ИЛИ 9 и переписывается в регистр 6 числа. Если по выбранному адресу накопитель 3 имеет дефектные элементы, т.е. информация дефектных разрядов записана в корректирующих разрядах 12, то по кодам дефектных разрядов, записанных в накопителе 5, соответствующие прямые выходы дешифраторов 11 выдают на входы элементов И 8 разрешение на прохождение информации с корректирующих разрядов через элементы И 8 и элементы ИЛИ 9 в соответствующие разряды регистра 6. Одновременно сигналы с соответствующих инверсных выходов дешифраторов 11 запрещают прохождение информации через элементы И 7 с дефектных разрядов выбранного слова накопителя 3 в регистр 6 числа и разрешают прохощ1,ение информации через элементы И 7 и элементы ИЛИ 9 для разрядов накопителя 3, не имеющих дефектов,
0
5
0
45 Формула изобретение
5
Запоминающее устройство с коррекцией информации, содержащее основной накопитель, регистр адреса, дешифратор адреса, регистр числа, два дополнительных накопителя, группы элементов И и элементы ИЛИ,причем входы первого Дополнительного накопителя и входы регистра адреса являются адресными входами устройства, входы дешифратора адреса соединены с выходами регистра адреса, а выходы - с адресными входами основного накопителя, выхода регистра числа подклю0
чены к одним из информационных входо основного накопителя, входы второго дополнительного накопителя соединены с-выходами первого дополнительного накопителя, одни из входов элементов И первой группы соединены с одними из выходов основного накопителя, а первые входы элементов И второй группы подключены к одним выходам основного накопителя, выходы элементов И первой и второй групп подключены ко входам .соответствующих элементов ИЛИ выходы которых соединены с соответ-. ствующими входами регистра числа, отличающееся тем, что, с целью повьшения надежности устройства, в него введены мультиплексоры и
Редактор А.Ревин
Составитель В.Рудаков Техред :А.Кравчук
Заказ 7450/52 Тираж 589Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д. 4/5
Произво дственно-полиграфическое предприятие, г.Ужгород, ул. Проектная, 4
дешифраторы номеров дефектных разрядов, входы которых и управляющие входы мультиплексоров соединены с выходами первого дополнительного накопителя, выходы мультиплексоров соединены с другими информационными входами основного накопителя, информационные входы мультиплексоров подключены к выходам регистра числа, прямые выходы дешифраторов номеров дефект- н,ых разрядов соединены с вторыми вхо- дами соответствующих элементов И второй группы, инверсные выходы дешифраторов номеров дефектных разрядов под- кпючеры к другим входам элементов И первой группы.
Корректор м.Максимишинец
название | год | авторы | номер документа |
---|---|---|---|
Запоминающее устройство с коррекцией информации | 1980 |
|
SU907587A1 |
Запоминающее устройство | 1982 |
|
SU1084903A1 |
Запоминающее устройство с обходом дефектных элементов памяти | 1986 |
|
SU1387047A1 |
Запоминающее устройство с обходом дефектных элементов памяти | 1986 |
|
SU1387046A1 |
Устройство для контроля блоков памяти | 1985 |
|
SU1270799A1 |
Запоминающее устройство с автономным контролем | 1984 |
|
SU1215140A1 |
Запоминающее устройство с частичным резервированием | 1986 |
|
SU1434503A1 |
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С ОБНАРУЖЕНИЕМ ОШИБОК И КОРРЕКЦИЕЙ ОДИНОЧНОЙ ОШИБКИ | 1993 |
|
RU2062512C1 |
Устройство для исследования графов | 1984 |
|
SU1238099A1 |
Резервное запоминающее устройство | 1976 |
|
SU604036A1 |
Изобретение относится к вычислительной технике, в частности к запоминающим устройствам (ЗУ), и позволяет использовать ЗУ с дефектными элементами памяти в нескольких разрядах слов накопителя. Цель изобретения - повьшение надежности устройства. Устройство содержит основной накопитель 3 с избыточным количеством разрядов, используемых для коррекции, регистр 1 адреса, дешифратор 2 адреса, дополнительные накопители 4, 5, в которых записывают коды адресов слов с дефектами и номера их дефектных разрядов, управляемые дополнительными накопителями мультиплексоры, служащие для записи информации в корректирующие разряды из регистра числа и управляемые дополнительными накопителями через дешифраторы номеров дефектных разрядов, элементы И и ИЛИ, служащие для считывания информации из годных и корректирующих разрядов и записи ее в регистр числа. 1 шт. i сл с:
Печь для непрерывного получения сернистого натрия | 1921 |
|
SU1A1 |
Способ отопления гретым воздухом | 1922 |
|
SU340A1 |
Запоминающее устройство с коррекцией информации | 1980 |
|
SU907587A1 |
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Авторы
Даты
1987-01-15—Публикация
1985-09-24—Подача