Матричный коммутатор Советский патент 1987 года по МПК H03K17/04 

Описание патента на изобретение SU1309294A1

Изобретение относится к электронной коммутационной технике, в частности к матричным коммутаторам с запоминанием программы настройки, и может быть использовано в автоматике, вычислительной технике при создании ЭВМ с перестраиваемой структурой и электронных автоматических телефонных станциях.

Цель изобретения - повышение быстродействия в результате уменьшения времени предварительной настройки на программу, расширение функциональных возможностей за счет совмеш,ения группового поиска каналов с передачей данных и двусторонней фиксацией путей в устройстве, а также сокращение числа внешних управляющих шин при одновременной настройке группы каналов.

Па ipsir. 1 п}1едставлепа (})ункциональ- i;lт|l;чiioгo коммутатора; па фиг. 2-4 функциональные схемы коммутационного уз;|а, узла подключения абоиен- TOfi и б. юка управления настройкой соот- нетсгиенно.

Матричный коммутатор (фиг. 1} содер- п вертикальных 1 и л горизонтальных 2 коммутируемых Н1ин, в каждом пересечении которых помешен кo.ммyтa иoнный узел 3, 11нформацио1П1ых nojuoca )го соединены соответственно с вертикальной и горизонтальной 2 коммутируемыми шинами. Каждая вертикальная 1 и горизонтальная 2 коммутируемые шины, в свою очередь, подсоединены к соответствующим дЕП м инфо)мациониым входам своего узла 4 подключения абонентов, первый управляюн ий вход которого связан с первыми управляющими входами коммутационных узлов 3, остальных (п - 1) узлов 4 нодключения абонентов, первым входом блока о управления -настройкой и входом б предварительной установки. Ад|)есные выходы б.чока 5 управления настройкой соедипеш с входами )еирограммируем(гч) постоянного запоминающего устройства 7. выходы 8 которого со аинены с соответствуюпхими двумя адресными входами коммутационных узлов 3. Причем i-й выход 8 соединен по i-й вертикали с первыми адресными входами, а по i-й горизонтали - с вторыми адресными входами коммутационных узлов 3.

Второй вход блока 5 управления настройкой соединен с вторыми управляюш,и- ми входами узлов 4 подключения абонен- гов и шиной 9 начала настройки, а третий, четвертый и иятый входы соединены соответственно с шиной 10 левого поиска, И1ИНОЙ 11 npaBoi o ноиска и шиной 12 тактирования устройства. Три выхода блока 5 унравления настройкой соединены с соот- ветствуюн1ими вторыми, третьими и четвертыми управляю1цими входами всех коммутационных узлов 3 и третьими, четвертыми и пятыми управляющими входами узлов 4 подключения або 1ентов. Последний

выход блока 5 управления настройкой подключен к шине 13 окончания настройки, которая соединена с последни.ми управляющими входами п узлов 4 подключения абоцентов. Первый выход i-ro узла 4 подключения абонентов соединен с шиной 14 предварительной записи по i-й горизонтали, а второй выход - с П1ИНОЙ 15 записи единицы. Шина предварительной записи соедине на с пятыми управляющими входами коммутационных узлов 3 i-й горизонтали и с шестыми управляющими входами коммутационных узлов 3 i-й вертикали. В свою очередь, шина 14 предварительной записи связана с седьмыми управляющими входами

5 коммутационных узлов 3 i-й горизонтали и восьмыми управляющими входами коммутационных узлов 3 i-й вертикали. В то же время послед.ний управляющий вход каж- .дого коммут-11и-1О1п:()Ч) 3 coc/Uiiieii к i-й горизонтали и i-й вертикали с vnpau0 ляющим выходом 16 предыдущего коммутационного узла 3.

Коммутационный узел 3 (фиг. 2) содержит ключевой транзистор 17, первый RS-триггер 18, второй )-триггер И), элс мент 20 равнозначности и элемент 21 задержки. S-выход первого К5-три1тера 18 подключен к выходу 16 коммутационного узла 3 и к D-входу второго 0-тригге|1а 19, Q-выход которого соединен с управляющим электродом к. ючевого транзистора 17,

Q включенного между двумя информационными полюсами коммутационного y:i;ia 3. Инверсный выход элемента 20 )авпозначнос- ти подсоединеп к входу первого эле.мен- та ИЛИ 22, второй вход которого соединен с первым управляющим входом ком5 мутационного узла 3.

Второй управляющий вход коммутапио - ного узла 3 сос дипеи с входами трех ключей 23-25, входо.м iK.-pBoi о э.ле.монта И 26 и входом второго :)лемепта ИЛИ 27, ито рой вход которого подключен к входам четверто1чэ 28, пятого 29 и ifiecToro 30 ключей, входу второго э.1емента И 31 и BIJIXO- ду третьего элемента 32. Трегий уп- равляюш,ий вход, комму гационпогс) узла 3 соес. дииен с первьгм вх(.). трет1,(Ч-о э;1емен- та ИЛИ 32, второй вход которого подключен к инверсным в.ходам третьего 33 и четвертого 34 элементов И и четвертому управляЮ1цему входу коммутационного у,- ла 3.

0 Пятый и шестой управляющие входы коммутационного узла 3 сое.цинеШ) с вторыми входам - третьего 25 и uiecToi o 30 ключей, в1-,1ходы которых подк. почеиы i-; S-входу первого RS-триггера 18. В свою очередь, седь.мой и восьмой управляющие входы сое5 дииены соответственно с вторыми входами первого 26 и второго 31 элементов И. Последний управ.мяющий вход коммутационного узла 3 сое.чицеп с вторыми входами третьего 33 и четвертого 34 элементов И, выходы которых подключены к двум последним входам первого элемента ИЛИ 22, выход которого соединен с R-входом первого RS-триггера 18. Два адресных входа каждого коммутационного узла 3 подсоединены соответственно к вторым входам второго 24 и пятого 29 ключей, выходы которых соединены с первым информационным входом элемента 20 равнозначности, управляющий вход которого соединен с выходом второго элемента ИЛИ 27. Второй информационный вход элемента 20 равнозначности подсоединен к выходам первого 23 и четвертого 28 ключей, вторые входы которых соединены соответственно с двумя информационными полюсами коммутационного узла 3, в котором четвертый элемент ИЛИ 35 соединен первым входом с выходом первого эле.мента И 26 и третьим входом третьего элемента И 33, а вторым входом - с выходом второго элемента И 31 и третьим входом четвертого элемента И 34. Выход четвертого элемента ИЛИ 35 соединен через элемент 21 задержки с управляющим С-выходом второго D-триггера 19.

Узел 4 подключения абонентов (фиг. 3) содержит RS-триггер 36, два одновибрато- ра 37 и 38, два трехвходовых элемента И 39 и 40 и три элемента ИЛИ 41 - 43. В узле 4 подключения абонентов RS-триггер 36 своим S-выходом через первый одновибратор 37 соединен с первым выходом (шина 14) и через второй одновибратор 38 - со вторым выходом (щи- на 15) устройства, R-входом - с выходом первого элемента ИЛИ 41, первый вход которого подключен к первому управляющему входу, а S-входом - с выходом второго элемента ИЛИ 42. Входы элемента ИЛИ 42 подсоединены к выхода.м двух грех15.ходовых элементов И 39 и 40. Первый иход элемента И 39 подключен к перво.му информационному входу узла 4 подключения абонентов, второй вход элемента И 39 соединен с вторым управляющим входом устройства и первым входом второго трехвходового элемента И 40, второй вход которого подсоединен к второму информационному входу устройства, а третий вход - к третье.му управляюще- .му входу узла 4 подключения абонентов. В свою очередь, третий вход элемента И 39 подсоединен к выходу третьего элемента ИЛИ 43, входы которого соединены соответственно с четвертым и пятым управляющими входами узла 4 подключения абонентов, последний управляющий вход которого сосдинс} с вторым входом neiJBoro элемента ИЛИ 41.

. Блок 5 управления настройкой (фиг. 4i содержит дешифратор 44 режимогз поиска счетчик 45 адреса, RS-триггер 46, элемент ИЛИ 47 и два элемента И 48 и 49, элемент 50 задержки и одновибратор 51. Выходы дешифратора 44 режимов поиска соединены с тремя выходами блока 5 управления настройкой, первый вход которого соединен с R-входом счетчика 45 адреса и через элемент ИЛИ 47 с R-входом RS-триггера 46, S-вход которого подключен к второму входу блока 5 управления настройкой. Третий и четвертый вхоQ ды блока 5 управления настройкой соединены с прямыми входами деп1пфра- тора 44 режимов поиска, инверсный вход которого соединен с R-выходом RS-триггера 46 и инверсным С-входом счетчика 45 адреса, счетный вход которого нод5 ключен к выходу первого элемента И 48, первый вход которого соединен с первым входом второго элемента И 49 и пятым входом блока 5 управления настройкой.

Первый адресный выход блока 5 управления настройкой соединен с выходом второ го элемента И 49, второй вход которого соединен через э.темент 50 задержки с S-выходом RS-триггера 46 и вторым входом первого элемента И 48. Остальные адресные выходы блока 5 управления наст5 ройкой подключены к выходам счетчика адреса, кроме его последнего выхода, который через одновибратор соединен с вторым входом элемента ИЛИ 47 и последним выходом блока 5 управления настройкой.

0 Матричный коммутатор работает следующим образом.

В начале работы на входе 6 нредваритель- ной установки формируется импульс, по которому фиксируется начальное нулевое состояние в RS-триггере 18 каждого комму5 тационного узла 3 (фиг. 2 цепочка: первый управляющий вход, элемент ИЛИ 22 и R-вход), в RS-триггере 36 узла 4 подключения абонентов (фиг. 3, цепочка: первый управляющий вход, элемент ИЛИ 41 и R-вход), в счетчике 45 адреса и RS-триггере 46 блока 5 управления настройкой (фиг. 4, цепочка: первый управляющий вход, R-вход счетчика 45, элемент ИЛИ 47, R-вход RS-триггера 46).

Далее настройка матричного коммута5 тора может происходить в режимах левого и правого поисков соединительных путей (СП). Так в режиме левого поиска последовательные коды настройки поступают на свои горизонтальные 2 коммутируемые нщны. а в режи.ме правого поиска -- на свои вер0 тикальные 1 коммутируемые щины. Одновременно с этим обязательно формируется импульс на щине 9 начала настройки. На вре.мя его существования прекращается передача инфopмiiциl; по уже образог-апным каналам и формируютс/: только импульсы

5 вк.1ючения абонентов нм горизонта.пьнмх 2 или вертикальных I ком-:утируемых шинах. Таким образом. ма так г блокируются } же задействова:1ные коммутируемые щи

ны, и, наоборот, с шин подключаемых импульс поступает на свои узлы 4 подключения абонентов, в которых при левом поиске открыт элемент И 40, а при правом поиске - элемент И 39. Открытие этих эле- ментов происходит как за счет появления на их входе импульса с шины 9 начала настройки, так и потенциалов с блока 5 управления настройкой, в котором в это же время может присутствовать потенциал только на шине 10 левого поиска, или только на шине 11 правого поиска или же одновременно на двух шинах сразу. Поэтому в первом случае (фиг. 4) дешифратор 44 режимов поиска формирует потенциал на первом выходе блока 5 управления настройкой, во втором случае - на втором выходе и в третьем случае - на третьем выходе блока 5 управления настрой- кпй Сформированные потенциалы поступают в коммутационные узлы 3 и узлы 4 под- к.иочения абонентов, в которых открывают и первом с.учае элемент И 40, а в двух ii|)yi nx случаях через элемент ИЛИ 43 - элемент И 39 (фиг. 3).

Импульс с выходов одного из элементов И . V,l и 40 через элемент ИЛИ 42 пе- i)t Oi);i.-usaeT RS-триггер 36, и таким образом фиксируется момент подключения внешнего абоногга для настройки, находян 1.егося либо со стороны горизонтальных коммутируемых iUHH 2 (левый поиск), либо со сто- ()О11ы вертикальных коммутируемых шин 1 (правый поиск). В момент переброски RS- триггера 36 в единичное состояние первый одпонибратор 37 формирует единичный импульс, который появляется на шине 14 пред- напитс.чыюй записи своего узла 4 подклю- iiMiiiM абонентов. Импульс с i-й цшны 14 п|1елварительпой записи поступает по i-й горизонтали на пятые управляющие входы коммутационных узлов 3, а по i-й вертикали на шестые управляюняие входы коммутационных узлов 3. В соответствуюших коммутацпопных узлах 1-й горизонтали и i-й вертикм.ми данные сигналы открывают к.лючи 25 и 30. Причем при левом поиске формируется выходной импульс только на выходах ключей 25, расположенных в комму- тационпых уз.тах 3 по i-й горизонтальной коммуги1 уемой 1нине 2, а при правом но- иске -- только на выходах ключей 30, находящихся в коммутационных узлах 3 по i-й вертикали. Таким образом, импульс с данных ключей записывает единицу во все RS-триггеры 18 настраиваемых горизонталь- 1ых коммутируемых шин 2 при левом поиске, и, наоборот, - единицу во все RS-триггеры 18 выбранных вертикальных коммутируемых шин 1 при правом поиске Это связано с тем, что в первом случае присутствует потенциал на втором уп- равляюпхем входе коммутационных узлов .3, а во вгором случае - потенциал на третьем И.ЛИ четвертом управляющих входах.

5

0

0 5

0

5

0

который через элемент ИЛИ 32 открывает ключ 30. В то же время данные потенциалы подготавливают остальные ключи 23, 24, 28 и 29, элементы И 26 и 31 и через элемент ИЛИ 27 включают элемент 20 равнозначности.

На первый информацонный вход включенного элемента 20 равнозначности должен приходить через ключи 24 и 29 последовательный код с соответствуюших выходов 8 перепрограммируемого постоянного запоминающего устройства 7. Этот последовательный код на i-M выходе 8 должен соответствовать своему адресу либо вертикальной 1, либо горизонтальной 2 коммутируемой шины. Причем при левом поиске через второй ключ 24 коммутационного узла 3 этот код будет дан только для 1-й выбранной горизонтальной коммутируемой шины 2, а при правом поиске через пятый ключ 29 - только для 1-й вертикальной коммутируемой шины L На п выходах 8 объем информации не превосходит nlog2n бит, и на каждом выходе 8 появляется Iog2n - разрядный двоичный код за Iog2n тактов.

Выборка последовательных кодов на вцхо- ды 8 осуществляется следующим образом.

Сигнал с шины 9 пача.ча настройки перебрасывает также Н5-трИ1тер 46 в блоке 5 управления настройкой (фиг. 4). Таким образом, потенциал с S-выхода RS-триггера 46 открывает элемент И 48, через который проходят тактирующие импульсы с шины 12 тактирования на счетный вход счетчика 45. С задержкой на счет формируется на адресных выходах блока 5 управления настройкой двоичный код, соответствующий адресу первой ячейки в перепрограммируемом постоянном запо.минаюп1е.м устройстве 7. Сигнал с S-выхода RS-триггера 46 через элемент 50 задержки открывает элемент И 49, через который тактирующие импульсы появятся на первом адресном выходе блока 5 управления настройкой, обесг ечивая тем самым далее в перепрограммируемом постоянном запо.1инаюшем устройстве 7 разрешение считывания информации. Последняя за Iog2n тактов появляется на п выходах 8. В момент такта с последнего выхода счетчика 45 формируется потенциал, который через одновибратор 51 появляется в виде импульса на последнем выходе блока 5 управления настройкой, а затем на шине 13 окончания настройки. Сигнал с шины 13 окончания настройки переводит через элемент ИЛИ 47 RS-триггер 46 в нулевое состояние. Потенциал с его R-вы- хода выключит дешифратор 44 и счетчик 45. Процесс формирования постоянных последовательных кодов на первый информационный вход элементов 20 равнозначности ко.м- мутационных узлов 3 -прекращается.

На второй информационный вход элемента 20 равнозначности через 23

и 28 должен поступать второй сравниваемый последовательный код, то ли с соответствующей горизонтальной коммутируемой шины 2 (при открытом ключе 23), то ли с соответствующей вертикальной коммутируемой щины 1 (при открытом ключе 28).

Если последовательные коды на двух информационных входах совпадают во всех разрядах между собой, то с инверсного выхода элемента 20 равнозначности формируется постоянно нулевой потенциал, который через элемент ИЛИ 22 поступает на R-вход RS-триггера 18 и удерживает его предыдущее единичное состояние. Как только, хотя бы в одном разряде, произойдет несовпадение, то с инверсного выхода элемента 20 равнозначности формируется единичный сигнал, который перебрасывает через элемент ИЛИ 22 RS-триггер 18 в нулевое состояние. Таким образом, для настраиваемых горизонтальных 2 и вертикальных 1 коммутируемых щин остаются в единичном состоянии необходимые RS-триггеры 18 коммутационных узлов 3.

В дальнейшем перезапись единичного состояния RS-триггера 18 во второй D-триг- гер 19 осуществляется за счет того, что сигнал с щины 13 окончания настройки сбрасывает во включенных узлах 4 подключения абонентов RS-триггера 36, с S-вы- хода которого по заднему фронту на втором одновибраторе 38 генерируется импульс на соответствующей шине 15 записи единицы. По данному импульсу с этой тины в соответствующих коммутационных узлах 3 открываются при левом поиске элементы И 26, а при правом поиске - элементы И 31. Сигнал с одного из этих элементов через элемент ИЛИ 35 и элемент 21 задержки поступает на С-вход второго D-триггера 19 и фиксирует момент перезаписи для i-й горизонтальной коммутируемой шины 2 при левом поиске, для i-й вертикальной коммутируемой щины 1 при правом поиске.

При групповом поиске возможны ситуации, когда, например при левом поиске, разшзге горизонтальные коммутируемые щины - 2 могут обращаться к одной и той же вертикальной коммутируемой шине 1, и, наоборот, при правом поиске группа вертикальных коммутируемых щин 1 - к одной горизонтальной коммутируемой шине 2. В первом случае необходимо всегда исключать неодинарные соединения, так как они приводят 1( смешиванию передаваемой информации. Поэтому в момент перезаписи единицы с первого RS-триггера 18 во второй D-триггер 19 сигнал с выхода 16 каждого предыдущего включенного коммутационного узла 3 открывает в последующих коммутационных узлах 3 элементы И 33 и 34. Причем при левом поиске по горизонтальной коммутируемо й шине 2 открыт элемент И ЗЗГ а при правом поиске, если сформирован сигнал на третьих управляющих входах коммутационных узлов 3 - элемент И 34. Таким образом, через один из элементов И 33 и 34 и элемент ИЛИ 22 происходит сброс в нулевое состояние пер- вых RS-триггеров 18 во всех последующих коммутационных узлах 3, расположенных либо по горизонтальной коммутируемой щине 2 при левом поиске, либо по вертикальной коммутируемой щине 1 при первом правом поиске.

При втором правом поиске возможно устанавливать групповые параллельные неодинарные соединения со стороны вертикальных коммутируемых шин 1. Однако в этом случае элементы И 33 и 34 через свои инверсные входы блокируются сигналом с четвертого управляющего входа коммутационных узлов 3, и поэтому каждый предыдущий включенный коммутационный узел 3 своим сигналом с управляющего выхода 16 не может сбросить в нулевое состояние RS-триггеры 18 в последующих включенных коммутационных узлах 3 для выбранной вертикальной коммутируемой щины 1, подсоединяемой одновременно и к другой вертикальной коммутируемой шине 1.

Технический эффект от использования

предлагаемого матричного кеммутатора заключается в повышении производительности путем уменьщения времени настройки при выполнении его в виде большой интегральной микросхемы.

30

Формула изобретения

5

1. Матричный коммутатор, содержащий п горизонтальных и п вертикальных коммутируемых щин, в каждой точке пересечения которых расположен коммутационный узел, состоящий из ключевого транзистора и двух триггеров, S-выход первого RS-триггера подключен к управляющему выходу коммутационного узла и D-входу второго D-триггера, Q-выход которого соединен с уп0 равляющим электродом ключевого транзистора, включенного между двумя инфо)- мационными полюсами коммутационного узла, соединенных с соответствующими горизонтальными и вертикальными щинами, отличаюш,ийся тем, что, с целью повышения

5 быстродействия за счет уменьшения времени предварительной настройки на программу, расширения функциональных возможностей за счет совмещения группового Лоиска каналов с передачей данных и двусторонней, фиксацией путей в устройстве, а также сокращения числа внешних управляющих шин при одновременной настройке группы каналов, дополнительно введены п узлов подключения абонентов, перепрограммируемое постоянное запоминающее устройство и блок управления настройкой, первый вход которого подсоединен к первым управляющим входам коммутационных узлов, входу предварительной установки устройства и первым

5

управляющим входам п узлов подключения абонентов, вторые управляющие входы которых соединены с щиной начала настройки и вторым входом блока управления настройкой, третий, четвертый и пятый входы которого соединены соответственно с щиной левого поиска, щиной правого поиска и щиной тактирования устройства, а адресные выходы блока управления настройкой подключены к входам перепрограммируемого постоянного запоминающего устройства, выходы которого соединены с соответствующими двумя адресными входами коммутационных узлов, причем i-й выход перепрограммируемого постоянного запоминающего устройства соединен по i-й вертикали с первыми адресными входами, а по i-й горизонтали - с вторыми адресными входами коммутационных узлов, вторые, третьи и четвертые уп)авляющие входы которых сое- ;Ui( с третьими, четвертыми и пятыми yiipaiJ-iHiouuiMH входами узлов подключения ;i6oHci{TOB и соответственно с тремя выходами блока управления настройкой, пос- . Кмний выход которого соединен с щиной окончания настройки, которая соединена с (последними управляющими входами п узлов подключения абонентов, каждый из которых содержит два информационных входа, подсоединенных соответственно к ве|)тикальной и ор||:«.)нта;1Ы.10| коммутируемым 1нинам, и дна выхода, соединенных соответственно с тиной записи единицы и нн-щой нред- варительной записи, которая соединена с ня 1 ыми унравляюнхими входами ком- мутацнонш ьч узлов -и горизонтали и с шестыми унравляюншми входами ком- мхгацнонных узлов 1-йвертикали, а

iiiiiiia заниси елТ,иницы подсоединена в i-й горизонтали к седьмым управляющим входам коммутационных узлов и в i-й вер- тика.чи к восьмым унравляюп-1им входам ко.м- м тационн1)1х узлов, последний управляющий вход каждого из которых соединен в i-й горизонтали и 1-й вертикали с выходом предыдущего коммутационного узла, соде)- жанм-1Ч) также ключи, элемент задержки, элементы И и ИЛИ, элемент равнозначности, инверсный выход которого подсое- ;|.икен к входу первого элемеггга ИЛИ, второй вход которого соединен с первым управляющим входом коммутационного узла, второй управляющий вход которого соединен с входами трех ключей, входом первого элемента И и входом второго элемента ИЛИ, в горой вход которого подключен к входам четвертого, пятого и uiecTOi o ключей, входу второго элемента И и выходу третьего элемента ИЛИ, первый вход которого соединен с третьим управляющим входом коммутационного узла, а второй вход - с инверсными входами третьего и четвертого эле- л спго; И и с четвертым управляющим входом коммутационного узла, нятый и 1лестой )ав:1яющие входы которого соединены с

0

5

0

5

0

5

0

5

вторыми входами третьего и щесто1 о ключей, выходы которых подключены к S-входу первого RS-триггера коммутационного узла, седьмой и восьмой управляющие входы которого соединены соответственно с вторыми входами первого и второго элементов И, а последний управляюндий вход коммутационного узла соединен с вторыми входами третьего и четвертого элементов И, выходы которых подключены к двум последним входам первого элемента ИЛИ, выход которого соединен с R-входом первого RS-триггера коммутационного узла, два адресных входа которого нодсс)единены соответственно к вторым входам второго и пятого ключей, выходы которых соединены с первым информационным входом элемента равнозначности, унравляющий вход которого соединен с выходом BTOpoi o элеме1 та ИЛИ, а второй информационный иход, элеме1 та равнозначности подсоединен к выходам первого и четвертого к.лючей, вторые вхо.чы которых соединены соогвететвелно с .двумя информационными полюсами коммутационного узла, четверт)з1Й э, ИЛИ которого первым входом соединен с выходо. первого элемента И и третьим входом третьего элемеш а И, вторым входом - с выходом второго элемента И н третьим входом четвертого элемента И, а выходом через элемент задержки - с управляющим С-вхо- дом второго О-тригч ела.

2. Коммутатор но н. 1, огличаюш.ий- ся тем, что узел подк почения абонентов содержит два инфо ;ма и-10Н1{ых и г)унну управляющих входов, два выхода и л,ва трех- входовых элемента И, три элемента И.ПИ и RS-триггер, S-выход () И)рого |.:ер(;-з 1;ервый одновибратор соединен с- нервь1л выходом и через второй одновибратор -- с BTOjibiM BI ;ХОДОМ, R-ВХОД - с (Исходом первого Э.:|С

мента ИЛИ, первый ихо;, которого иодк.ио- чен к первому viioaii.ixiionieMy вхг)ду, а

S-вход с выход(.1М s-iTC pcM ) э/и-меггга ИЛИ.

входы которого соедппе: :, сг)ответс:-: всш- о с выходами двух трех1 ходои1 1х элементов И, в первом из которых Г1ервый вход подключен к первому )ормс111иониому входу, второй вход к irropoMy управляющему входу и первому их;) i, I opoi o т)сх1;ходо- вого элемента И, вт()р,(;й вхол, K(jT(ipo- го нодсоеди1;ен к второму iiit).;iOH- ному входу, а т|)етий входк тре ьему управляющему входу, в сгюю ()чор( дь, третий вход перво 0 трехвходового элемента И подсоединен к выходу третьег о -i. ie мента ИЛИ, входы которого соединены соответственно с четвертым и пятым . пщми входами узла подключения абонентов, последний унранляюн ий вход которого соединен с вторым пх(хчом червог э. и-- мента ИЛИ.

3, Коммутатор по л. 1. о г.гичо ои ийси тем, что б. юк унравлення насгройкг)Г| со- деожит счетчик адреса, элемент ИЛИ. :{пу.

11

элемента И, RS-триггер, одновибратор, элемент задержки и дешифратор режимов поиска, выходы которого соединены с тремя выходами блока управления настройкой, первый вход которого соединен с R-входом счетчика адреса и через элемент ИЛИ - с R-входом RS-триггера, S-вход которого подключен к второму входу блока управления настройкой, третий и четвертый входы которого соединены с прямыми входами дешифратора режимов поиска, инверсный вход которого соединен с R-выходом RS-триггера и инверсным С-входом счетчика адреса, счетный вход которого подключен к выходу перI309294

12

вого элемента И, первый вход которого соединен с первым входом второго элемента И и пятым входом блока управления настройкой, первый адресный выход которого соединен с выходом второго элемента И, второй вход которого соединен через элемент задержки с S-выходом RS-триггера и вторым входом первого элемента И, а остальные адресные выходы блока управления настройкой подключены к выходам счетчика адреса, кроме его последнего выхода, который через одновибратор соединен с вторыми входами элемента ИЛИ и последним выходом б.аока управления настройкой.

Похожие патенты SU1309294A1

название год авторы номер документа
Матричный распределитель 1987
  • Витиска Николай Иванович
SU1580377A1
Соединитель многокаскадной коммутационной системы 1984
  • Витиска Николай Иванович
  • Макогон Николай Игнатьевич
SU1226643A1
Матричный коммутатор 1987
  • Витиска Николай Иванович
  • Витиска Эдуард Николаевич
SU1499364A1
Модуль многокаскадной коммутационной системы 1990
  • Витиска Николай Иванович
  • Витиска Эдуард Николаевич
SU1793443A1
Коммутационное устройство 1984
  • Авдеев Вадим Александрович
  • Бартини Владимир Робертович
  • Макаревич Олег Борисович
  • Нестеренко Анатолий Иванович
SU1246109A1
Коммутационное устройство 1985
  • Кильметов Рафгат Султанович
  • Краснопольский Алексей Георгиевич
  • Лашевский Рафаил Аронович
  • Механцев Евгений Борисович
  • Хорин Владимир Сергеевич
SU1307572A1
Коммутирующее устройство 1973
  • Каляев Анатолий Васильевич
  • Денисенко Николай Иванович
  • Лапшин Михаил Абрамович
SU478439A1
Коммутационное устройство 1990
  • Бартини Владимир Робертович
  • Сивцов Сергей Александрович
  • Пролейко Валентин Михайлович
  • Макаревич Олег Борисович
SU1730635A1
Устройство для контроля электрических цепей 1985
  • Лучкин Степан Лазаревич
  • Торхов Евгений Леонидович
  • Поносов Николай Вячеславович
  • Литвиненко Александр Иосифович
  • Лисицын Борис Николаевич
SU1357883A1
МНОГОКАНАЛЬНЫЙ КОММУТАТОР 1991
  • Паньков В.И.
  • Хомяков И.В.
  • Тимофеева Л.И.
RU2014732C1

Иллюстрации к изобретению SU 1 309 294 A1

Реферат патента 1987 года Матричный коммутатор

Изобретение относится к электронной коммутационной технике, в частности к матричным коммутаторам с запоминанием программы настройки, и может быть использовано в автоматике, вычислительной техни6t1 ке при создании ЭВМ с перестраиваемой структурой и электронных автоматических телефонных станциях. Цель изобретения - повышение быстродействия. В устройство, содержащее п горизонтальных 2 и п вертикальных 1 шин и коммутационные узлы 3, введены п узлов 4 подключения абонентов, перепрограммируемое постоянное запоминающее устройство 7 и блок 5 управления настройкой. Осуществление взаимосвязей между указанными элементами позволяет уменьшить время предварительной настройки на программу, расширить функциональные возможности за счет совмещения группового поиска каналов с передачей данных и двусторонней фиксацией путей в устройстве. 2 з.п. ф-лы, 4 ил. / с SS СО со э ;о ;:;ik

Формула изобретения SU 1 309 294 A1

Qf62

Фиг. 2

Фиг.З

сригЛ

Документы, цитированные в отчете о поиске Патент 1987 года SU1309294A1

Матричное коммутационное устройство 1982
  • Краснопольский Алексей Георгиевич
SU1075409A1
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1
Матричный коммутатор 1983
  • Кильметов Рафгат Султанович
  • Краснопольский Алексей Георгиевич
  • Лашевский Рафаил Аронович
  • Механцев Евгений Борисович
  • Хорин Владимир Сергеевич
SU1102038A1
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1

SU 1 309 294 A1

Авторы

Витиска Николай Иванович

Макогон Николай Игнатьевич

Даты

1987-05-07Публикация

1985-12-03Подача