Устройство для контроля логических блоков Советский патент 1988 года по МПК G06F11/26 

Описание патента на изобретение SU1388873A1

(21)4119335/24-2A

(22)16.09.86

(46) 15.04.88. Бюл. № 14

(72) Ю.Л.Нуров, В.А.Пономарев,

В.В.Черенков и А.В.Господынько

(53)681.3 (088.8)

(56) Авторское свидетельство СССР № 1049839, кл. G 01 R 31/28, 1982.

Авторское свидетельство СССР № 830391, кл. G 06 F 11/26, 1979,

(54)УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ БЛОКОВ

(57) Изобретение относится к измерительной технике и может быть использовано для функционального контроля - микросхем эмиттерно-связанной логики. Цель - упрощение устройства. Устройства содержит дешифратор 1, генератор 2, распределитель 3, генератор 4, группу триггеров 5, анализатор 6, контролируемый блок 7, блок согласования 8, блок индикации 9, Исключение устройств коммутации позволяет повысить эффективность контроля ЭСЛ микросхем за счет генерации тестов на предельных частотах, а также упростить аппаратуру устройства, 1 ил.

Изобретение относится к измери- тельной технике и- может быть использовано для функционального контроля микросхем эмиттерно-связанной логики (ЭСЛ).

Целью изобретения является упрощение устройства.

На чертеже схематично изображено устройство контроля.

Устройство содержит дешифратор 1 генератор тактовых импульсов 2, распределитель 3 импульсов, генератор А тестов, группу триггеров 5; сигнатурный анализатор 6, контролируемый блок 7, блок 8 потенциального согласования, блок 9 индикации.

Устройство для контроля блоков с

ЭСЛ работает следующим образом, I

При включении устройства устанавливаются в исходное состояние распределитель 3 импульсов, группа триггеров 5, генератор А, сигнатурный анализатор 6 (цепи установки в исходное состояние не показаны), На депшфратор 1 с генератора 4 подается исходная комбинация, состоящая в ре- зультате установки полностью из единиц. Дешифратор 1, получив исходный тестовый набор, вырабатывает сигнал разрешения работы генератора 2 и запрещает работу блока 9 индикации.

Генератор 2 вырабатывает сигналы синхронизации распределителя 3 импульсов и сигнатурного анализатора 6, сдвинутые по фазе относительно друг.друга на один период. Исходное состояние распределителя импульсов - нули на выходах 3.1-3,п и единица на выходе 3,п+1, С приходом на синхро- вход расп ределителя 3 импульсов сигналов генератора 2 единица последовательно сдвигается и, оказываясь на синхровходах группы триггеров 5, синхронизирует его работу. Таким образом, информация с выходов счетчика, выполняющего роль генератора 4 тестов, переписывается в группу триггеров 5 поразрядно и, изменяясь в кажДом такте всего в одном разряде, подается непосредственно на выводы испытуемой микросхемы 7, К этим же точкам подключены входы блока потенциального согласования.

Цепи коммутации между счетчиком 4, испытуемым блоком 7 и сигнатур,иым анализатором 6 отсутствуют, т.е. с генератора 4 тестов сигналы подаются

на выводы испытуемой микросхемы 7 не-; зависимо от того, являются ли эти выводы входами или выходами, С этих же

точек снимается информация, поступающая через блок 8 на сигнатурный анализатор 6, Исходя из того, что само устройство должно быть собрано на основе ЭСЛ микросхем, видно, что ситуация, при которой стимулирующее воздействие подается на выход микросхемы, представляет собой способ включения, известный как монтажное ИЛИ одного из выходов регистра 5 и выхода испытуемой микросхемы 7,

Когда воздействие подается на вход испытуемого блока 7, помимо того, что оно переводит микросхему в новое состояние, данное воздействие также по0

5

0

5

0

0

5

падает через блок В сигнала на вход сигнатурного анализатора 6, что обеспечивает возможность самоконтроля.

Изменение информации, подаваемой непосредственно на блок 7, происходит в каждом такте лишь в одном разряде. Такой прием гарантирует отсутствие ситуаций, когда фронты стимулирующих воздействий подаются на несколько входов синхронизации испытуемого блока 7 одновременно.

Другой класс несовместимых вхо- дов - входы установки в исходное состояние. Так, если, на входах сбро- са и установки ЭСЛ триггера присутствует l, то на выходе возникает пороговый уровень напряжения, равный для ЭСЛ -1,3 В, Если этот сигнал подать непосредственно на вход сигнатурного анализатора 6, то неоднозначное срабатывание последнего можно гарантировать. Для-исключения таких ситуаций предусмотрено преобразование порогового уровня в одно- значное логическое состояние (в . е данном случае в 1), В этих целях устройство содержит блок 8, который может быть выполнен как приемник с линии. Задав опорное напряжение -1,5 В, пороговое напряжение можно преобразовать в напряжение 1, Логические уровни О и 1 преобразуются в блоке 8 однозначно и поступают на входы сигнатурного анализатора 6 без изменений,

В конце п-го такта исходньш двоичный вектор с генератора 4 переписывается в группу триггеров 5, Частота, с которой переписывается информация с генератора 4 в группу

триггеров 5, - это частота функцио- нального контроля, т.е. с такой частотой переключается испытуемый блок и синхронизируется сигнатурный анализатор 6. Изменение тестовых векторов на выходе счетчика 4 происходит с частотой F/n, так как происходит через каждые п тактов (вход синхронизации генератора 4 соединен с выходом 3,п+1 распределителя импульсов) .

Изменение состояний на выходах генератора 4 происходит до тех пор, пока не будет снова получена исходная комбинация, состоящая полностью из . единиц (это произойдет на п-. такте). В этом случае дешифратор 1 вырабатьшает сигнал запрета работы генератора и разрешает работу блока 9 индикации, который индицирует полученную сигнатуру. На этом работа устройства заканчивается.

В режиме самоконтроля испытуемый блок изымается из контактного устройства и стимулирующие воздействия поступают с генератора 4 через группу триггеров 5 и блок 8 на сигнатурный анализатор 6. Сравнение получаемой сигнатуры с заведомо известной, характерной для исправного устройства, дает возможность сделать вьшод о его работоспособности. Формула изобретения Устройство для контроля логически блоков, с одержащее генератор тактовы

импульсов, генератор тестов, сигнатурный анализатор, отличаю- щ е е с я тем, что, с целью упрощения устройства, в него введены группа триггеров, распределитель импульсов, блок потенциального согласования, дешифратор и блок индикации, причем выходы генератора тестов соединены с информационными входами триггеров группы и информационными входами дешифратора, первый выход которого соединен с входом разрешения блока индикации, второй выход дешифратора соединен с входом запрета генератора тактовых импульсов, первый выход которого соединен с синхровходом сигнатурного анализатора, второй выход генератора тактовых имп льсов соединен с синхровходом распределителя импульсов, разрядные выходы которого соединены с синхровходами триггеров группы, выходы которых соединены с входами блока потенциального согласования и с выходами устройства для подключения к входам-выходам контролируемого логического блока, группа выходов блока потенциального сог- ласов кия соединена с группой информационных входов сигнатурного анализатора, группа выходов которого соединена с группой информационных входов блока индикации, синхровход генератора тестов соединен с выходом старшего разряда распределителя импульсов .

Похожие патенты SU1388873A1

название год авторы номер документа
Устройство для контроля функционирования логических блоков 1987
  • Кондратеня Григорий Николаевич
  • Старовойтов Алексей Яковлевич
  • Шуляк Людмила Николаевна
SU1432528A2
Устройство для контроля логических схем 1986
  • Старчихин Сергей Иванович
  • Шацкий Михаил Вячеславович
SU1365087A2
Устройство для контроля логических узлов 1981
  • Леоненко Виталий Васильевич
  • Рогальский Евгений Сергеевич
  • Рылеев Виктор Дмитриевич
  • Хаменко Владимир Георгиевич
SU1024924A1
Устройство для контроля цифровых узлов 1981
  • Куприенко Борис Петрович
  • Максимов Игорь Юрьевич
  • Ройзенвасер Давид Ильич
  • Ярмилко Георгий Григорьевич
SU978154A1
Устройство для локализации неисправностей 1980
  • Кувшинов Алфей Михайлович
  • Иванец Александр Иванович
  • Мокров Владимир Алексеевич
  • Ракова Наталья Александровна
SU903888A1
Устройство для контроля логических блоков 1988
  • Заславский Виль Израилевич
SU1624459A1
Устройство для функционально-параметрического контроля логических элементов 1982
  • Поутанен Йорма Иванович
SU1140065A1
Устройство для функционально-параметрического контроля логических элементов 1985
  • Поутанен Йорма Иванович
  • Засядько Вячеслав Антонович
  • Дюков Игорь Иванович
  • Хавкин Владимир Ефимович
SU1302220A2
Устройство для функционально-параметрического контроля логических элементов 1982
  • Поутанен Йорма Иванович
SU1067453A1
Устройство для контроля цифровых узлов 1984
  • Богданов Вячеслав Всеволодович
  • Лупиков Виктор Семенович
  • Маслеников Борис Сергеевич
  • Спиваков Сергей Степанович
SU1231506A1

Реферат патента 1988 года Устройство для контроля логических блоков

Формула изобретения SU 1 388 873 A1

SU 1 388 873 A1

Авторы

Нуров Юрий Львович

Пономарев Владимир Алексеевич

Черенков Вячеслав Викторович

Господынько Александр Владимирович

Даты

1988-04-15Публикация

1986-09-16Подача