(21)4632233/24
(22)04.01.89
(46) 15.03.91. Бкш. № 10 (72). А.В.Глухов
(53)681.327.6 (083.8)
(56)Валиев К.А., Орликовский А.А. Полупроводниковые интегральные схемы памяти на биполярных транзисторных структурах. М.: Сов. радио, 1979,
с. 248, рис. 8.2.
Авторское свидетельство СССР № 987679, кл. G 11 С 17/00, 1981.
(54)ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
(57)Изобретение относится к вычислительной технике, а именно к запоминающим устройствам. Целью изобретения является повышение надежности устройства. Поставленная цель достигается за счет введения двух элементов И 6, усилителя считывания 5, элементов предэаряда первой 12 и второй 13 групп транзисторов. Усилитель считывания содержит первый 19, второй 26, третий 28 и четвертый 29 группы транзисторов 30 и триггер на транзисторах 21-24t c соответствующими связями. Введение указанных элементов позволяет исключить ложный разряд выбранных шин накопителя, вызванный паразитными емкостями между выбранными и невыбранными шинами накопителя. 2 з.п. ф-лы, 2 ил.
(/
название | год | авторы | номер документа |
---|---|---|---|
Постоянное запоминающее устройство | 1986 |
|
SU1388950A1 |
Полупроводниковое запоминающее устройство | 1981 |
|
SU987679A1 |
Адресный дешифратор для полупроводникового постоянного запоминающего устройства | 1980 |
|
SU960949A1 |
Постоянное запоминающее устройство | 1979 |
|
SU841047A1 |
Матричный накопитель для постоянного запоминающего устройства | 1988 |
|
SU1531169A1 |
НАКОПИТЕЛЬ ИНФОРМАЦИИ И ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО | 1987 |
|
SU1494785A1 |
Постоянное запоминающее устройство | 1982 |
|
SU1096693A1 |
Полупроводниковое запоминающее устройство | 1983 |
|
SU1142861A1 |
Усилитель считывания с регенерациейНА Мдп-ТРАНзиСТОРАХ | 1979 |
|
SU830575A1 |
Усилитель считывания для матрицы однотранзисторных запоминающих элементов | 1976 |
|
SU661605A1 |
Изобретение относится к вычислительной технике, а именно к запоминающим устройствам, и может быть использовано для постоянных запоминающих устройств.
Целью изобретения является повышение надежности устройства.
На фиг.1 представлена схема устройства J на фиг.2 - временные диаграммы его работы.
Устройство содержит адресные усилители 1, дешифратор 2 слов, дешифратор 3 разрядов, накопитель 4, усилитель 5 считывания, элементы И 6, вход 7 выборки, первые и вторые транзисторы 8 групп дешифратора 2 слов, шину 9 нулевого потенциала, адресные транзисторы 10 групп дешифратора 2
слов, шину II питания, элементы пред- заряда первой и второй групп на транзисторах 12, 13 соответственно, третий и четвертый тактовые входы 14, 15. Дешифратор 3 разрядов может состоять из транзисторов 16, 17 и входа 18. Усилитель 5 считывания состоит из первого транзистора 19, первого тактового входа 20, триггера на транзисторах 21-24, выхода 25, второго транзистора 26, второго тактового вхоца 27, третьего и четвертого транзисторов 28, 29, группы транзисторов 30.
Накопитель 4 может состоять из ключевого транзистора 31, тактового входа 32, запоминающих транзисторов
Устройство работает следующим об- азом.с
В начальный момент времени, когда а входах 7, 14, 15, 18, 20, 27, 32 стройства действует низкий потениал, происходит предварительный заяд адресных и разрядных шин нако- Ю ителя 4 через транзисторы 12 до олного высокого потенциала. После установления высокого потенциала на входе 7 на выходе одного из элементов И 6 в соответствии с состоянием 15 адресного усилителя 1, подключенного к элементам И 6, устанавливается также высокий потенциал и открываются соответствующие транзисторы 8 дешифратора 2, что приводит к разряду ад- 0 ресных шин накопителя 4, подключенных к стокам транзисторов 8. Остальные адресные шины, кроме одной, разряжаются через транзисторы 10 и транзисторы 8.
Высокий потенциал остается только на одной адресной шине, к которой подключены все закрытые транзисторы 8 и 10 при данном коде адреса. Транзисторы 13 предназначены для поддер- 30 жания высокого потенциала на выбранных шинах накопителя 4. В это же время происходит установление высокого потенциала на входе 18, что приводит к разряду соответствующих коду ,,. адреса шин накопителя 4 через транзисторы 16, 17 дешифратора 3. Высокий потенциал остается только на выбранной шине накопителя 4.
В следующий момент времени высо- Q кий потенциал устанавливается на входах устройства 14, 27, 32. При этом закрываются транзисторы 12, транзистор 26 установки усилителя 5 считывания и открывается транзистор дс 31, подключающий истоки транзисторов 33 накопителя 4 к шине нулевого потенциала. В результате окончательно разрядятся до нулевого потенциала невыбранные шины накопителя 4, нач- CQ нется при наличии контакта со стоком выбранного транзистора 33 накопителя разряд выбранной шины накопителя 4. При отсутствии контакта на выбранной шине остается высокий потенциал.
Высокий потенциал, устанавливающийся на входе 15 после окончания разряда невыбранных шин накопителя
5 0 5
0 ,.
Q с Q
5
4, закрывает транзисторы 13, которые исключают ложный разряд выбранных шин накопителя 4, вызванный паразитной емкостью межсоединений дешифраторов 2 и 3, и процесс разряда выбранной шины накопителя 4 ускоряется. При этом повышается надежность устройства.
Через интервал времени, достаточный для разряда выбранной шины накопителя 4,устанавливается высокий потенциал на входе 20, истоки транзисторов 30 усилителя 5 считывания подключаются к шине 9 нулевого потенциала. На затворах этих транзисторов 30, подключенных к невыбранным шинам накопителя 4, находится низкий потенциал, на затворе выбранного транзистора 30 присутствует низкий по-1- тенциал, запирающий этот транзистор 30, если имеется контакт со стоком выбранного транзистора 33 накопителя 4, или высокий потенциал, если этот контакт отсутствует и соответствующий транзистор 30 усилителя 5 считывания открыт.
Во втором случае происходит опрокидывание защелки усилителя 5 считывания и на выходе 25 усилителя 5 устанавливается высокий потенциал. В первом случае опрокидывание триггера не происходит и на выходе усилителя 5 остается низкий потенциал.
Цепочка последовательно соединенных транзисторов 28, 29 служит для поддержания высокого потенциала на входе триггера усилителя 5 считывания, когда устройство возвращается в исходное состояние, устанавливается высокий потенциал на шинах накопителя, отпирающий транзисторы 30 усилителя 5 считывания, в результате чего к входу триггера через эти транзисторы подключается паразитная емкость истоков транзисторов 30 и стока транзистора 19, имеющая низкий потенциал.
Формула изобретения
5
0
5
0
5
ряда на транзисторах второго типа проводимости, истоки которых подключены к шине питания устройства, стоки подключены к соответствующим адресным и разрядным шинам накопителя, а затворы транзисторов элементов предзаряда первой и второй групп
соответственно объединены и являют
ся третьим и четвертым тактовыми входами устройства соответственно.
TJ 2520
Фиг 1
ff. 32
Составитель С.Королев Редактор М.Циткина Техред М.ДндыкФиг 2
Корректор М.Максимишинец
Авторы
Даты
1991-03-15—Публикация
1989-01-04—Подача