С vj
О СЯ СЯ СО
Изобретение относится к накоплению информации, а именно к устройствам для контроля воспроизводимых кодов аналоговых сигналов.
Целью изобретения является повышение точности контроля результатов записи кодов аналоговых сигналов.
На чертеже изображен один из возможных вариантов предложенного устройства для контроля воспроизводимых кодов аналоговых сигналов.
Устройство содержит первый регистр 1, подсоединенный информационным входом к информационному выходу формирователя 2 воспроизводимых кодов аналоговых сигналов, дешифратор 3, соединенный выходами с входами индикаторов 4, цифровой компаратора 5, элемент И-НЕ б, сумматор 7 по модулю два и входную шину 8 управляющих импульсов.
Устройство содержит также многоступенчатый делитель 9 частоты, подсоединенный тактовым и фазовращающим входами соответственно к тактовому и фазирующему выходам формирователя 2 воспроизводимых кодов аналоговых сигналов, реверсивный счетчик 10, соединенный тактовым входом с входной шиной 8 управляющих импульсов и подключенный выходами двоичного кода и выходами десятичного кода соответственно к первой группе входов цифрового компаратора 5 и к входам дешифратора 3, второй 11 и третий 12 регистры, фазовращатель 13, декодер 14, блок 15 отображения аналоговых сигналов и элемент НЕ 16. Второй регистр 11 подсоединен информационным входом к выходу цифрового компаратора 5 и подключен выходом к первому входу элемента И-НЕ 6. -Элемент И-НЕ 6 соединен выходом с первым входом сумматора 7 по модулю два, выход которого подключен к тактовому входу первого регистра 1. Третий регистр 12 соединен информационным входом с выходом первого регистра 1.
Выходы многоступенчатого делителя 9 частоты подключены к второй группе входов цифрового компаратора 5, к информационным входам фазовращателя 13, к тактовому входу второго регистра 11, к второму входу элемента И-НЕ 6 и к тактовому входу декодера 14, соединенного выходом с входом блока 15 отображения аналоговых сигналов и подсоединенного информационным входом к выходу третьего регистра 12. При этом тактовый вход третьего регистра 12 соединен через элемент НЕ 16 с выходом фазовращателя 13, подключенный к второму входу сумматора 7 по модулю два, а управляющий вход фазовращателя подсоединен
к управляющему выходу реверсивного счетчика 10,
Устройство работает следующим образом.
Формирователь 2 воспроизводимых кодов аналоговых сигналов производит воспроизведение и обработку кодов телефонных сигналов, например тонального сигнала вызова, сигнала Занято при перегрузке, ука0 зательного сигнала, сигнала Ответ станции сигнала Занято, сигнала Контроль посылки вызова, сигнала Тест и других сигналов. При этом воспроизведение каждого кода аналогового сигнала осущест5 вляется из одного из блоков статической памяти, расположенных в формирователе 2 воспроизводимых кодов аналоговых сигналов. Формирователь 2 воспроизводимых кодов аналоговых сигналов вырабатывает,
0 кроме того, сигнал тактовой частоты и фазирующий сигнал, подаваемые на многоступенчатый делитель 9 частоты, который воздействует на фазовращатель 13, на цифровой компаратор 5, на второй регистр
5 11, на элемент И-НЕ 6 и на декодер 14. 0
На цифровой компаратор 5 с многоступенчатого делителя 9 частоты поступают сигналы тактовой сетки, определяющие местоположение искомого сигнала. На цифро0 вой компаратор 5 поступает также код двоичного числа с реверсивного счетчика
10,запускаемого сигналом выбора канала, поступающим по входной шине 8 управляющих импульсов в виде импульсов, имеющих
5 частоту следования 1 Гц. Результат счета с реверсивного счетчика 10 поступает, кроме того, на дешифратор 3, производящий преобразование двоичного кода в семисегмен- тный код, обеспечивающий отображение на
0 индикаторах 4.
Когда по входной шине 8 управляющих импульсов поступает импульс, порядковый номер которого равен номеру канала, сигнал с управляющего выхода реверсивного
5 счетчика 10 подается на фазовращатель 13. При этом фазовращатель 13 меняет фазу сигнала тактовой частоты, поступающего с многоступенчатого делителя 9 частоты.
Цифровой компаратор 5 обеспечивает сравнение двух чисел, поступающих в Дво0 ичном коде с реверсивного счетчика 10 и с многоступенчатого делителя 9 частоты. При совпадении этих чисел цифровой компаратор 5 вырабатывает импульс, определяющий цикл и длительность одного канала в
5 цифровом потоке. Импульс с цифрового компаратора 5 поступает на второй регистр
11,который выбирает позицию искомого канала. Сигнал с выхода второго регистра 11 поступает на элемент И-НЕ 6, пропускающий сигнал тактовой частоты с многоступенчатого делителя 9 частоты на сумматор 7 по модулю два, через который он проходит на тактовый вход первого регистра 1. На тактовый вход первого регистра 1 через сум- матор 7 по модулю два проходят также импульсы с фазовращателя 13. На информационный вход первого регистра 1 поступает, кроме того, групповой сигнал с формирователя 9 воспроизводимых кодов аналоговых сигналов, представляющий собой цифровой поток, следующий со скоростью передачи 1024 кбит/с
С выхода первого регистра 1 информация поступает на третий регистр 12, где считывается в соответствии с передним фронтом тактового импульса, поступающего через элемент НЕ 16. С третьего регистра 12 информация выбранного канала поступает на декодер 14, в котором преобразуется из цифровой формы в аналоговый сигнал, контролируемый блоком 15 отображения аналоговых сигналов.
Формула изобретения Устройство для контроля воспроизво- димых кодов аналоговых сигналов, содержащее первый регистр, подсоединенный информационным входом к информационному выходу формирователя воспроизводи- мых кодов аналоговых сигналов, дешифратор, соединенный выходами с входами индикаторов, цифровой компаратор, элемент И-НЕ, сумматор по модулю два и входную шину управляющих импульсов, о т- личающееся тем, что, с целью ускорения процесса контроля воспроизводимых кодов аналоговых сигналов при одновременном повышении его достоверности, в устройст;
во введены многоступенчатый делитель частоты, подсоединенный тактовым и фазирующим входами соответственно к тактовому и фазирующему выходам формирователя воспроизводимых кодов аналоговых сигналов, реверсивный счетчик, соединенный тактовым входом с входной шиной управляющих импульсов и подключенный выходами двоииного кода и выходами десятичного кода соответственно к первой группе входов цифрового компаратора и к входам дешифратора, второй регистр, подсоединенный информационным входом к выходу цифрового компаратора и подключенный выходом к первому входу элемента И-НЕ, соединенного выходом с первым входом сумматора по модулю два, выход которого подключен к тактовому входу первого регистра, третий регистр, соединенный информационным входом с выходом первого регистра, фазовращатель, декодер, блок отображения аналоговых сигналов и элемент НЕ, причем выходы многоступенчатого делителя частоты подключены к второй группе входов цифрового компаратора, к информационному входу фазовращателя, к тактовому входу второго регистра, к второму входу элемента И-НЕ и к тактовому входу декодера, соединенного выходом с входом блока отображения аналоговых сигналов и подсоединенного информационным входом к выходу третьего регистра, тактовый вход третьего регистра соединен через элемент НЕ с выходом фазовращателя, подключенным к второму входу сумматора по модулю два, а управляющий вход фазовращателя подсоединен к управляющему выходу реверсивного счетчика.
название | год | авторы | номер документа |
---|---|---|---|
ПРИЕМНОЕ УСТРОЙСТВО ШИРОКОПОЛОСНЫХ СИГНАЛОВ | 1983 |
|
SU1840292A1 |
ДЕЛЬТА-КОДЕК | 1998 |
|
RU2172554C2 |
Устройство для считывания кодов аналоговых сигналов | 1990 |
|
SU1705872A1 |
Устройство синхронизации равнодоступной многоадресной системы радиосвязи | 1987 |
|
SU1478363A1 |
Устройство асинхронного сопряжения синхронных двоичных сигналов | 1986 |
|
SU1401629A1 |
Устройство для контроля радиорелейной системы передачи | 1986 |
|
SU1361726A2 |
Преобразователь угла поворота вала в код | 1991 |
|
SU1833966A1 |
СПОСОБ ПРЕОБРАЗОВАНИЯ УГЛА ПОВОРОТА ВАЛА В КОД | 1993 |
|
RU2108663C1 |
Измеритель комплексных параметров СВЧ-четырехполюсника | 1989 |
|
SU1800394A1 |
Устройство асинхронного сопряжения цифровых сигналов | 1983 |
|
SU1111257A1 |
Изобретение относится к накоплению информации и может применяться для контроля результатов записи кодов аналоговых сигналов. Цель изобретения - повышение точности результатов контроля записи кодов аналоговых сигналов. С этой целью в устройство дополнительно введены многоступенчатый делитель 17 частоты,реверсивный счетчик 14, декодер 15, включенные совместно с цифровым компаратором 2, сумматором 3 по модулю два, регистрами и дешифраторами между входной шиной 12 управляющего сигнала и блоком 10 отображения аналоговых сигналов. 1 ил.
Оперативное запоминающее устройство с самоконтролем | 1988 |
|
SU1520599A1 |
кл | |||
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Устройство для контроля многоразрядных блоков оперативной памяти | 1987 |
|
SU1495854A1 |
кл | |||
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Кузнечная нефтяная печь с форсункой | 1917 |
|
SU1987A1 |
Авторы
Даты
1991-09-23—Публикация
1989-12-29—Подача