Многопортовое запоминающее устройство Советский патент 1992 года по МПК G11C7/00 G11C11/40 

Описание патента на изобретение SU1718270A1

Изобретение относится к вычислительной технике, в частности к полупроводниковым устройствам на биполярных транзисторах, и может быть использовано в электронных устройствах с параллельной обработкой данных. Известно многопортовое запоминающее устройство, имеющее несколько портов по записи и несколько портов по считыванию с возможностью записи и считывания по всем портам в течение одного цикла 1. К недостаткам данного устройства можно отнести дублирование запоминающих ячеек при расширении портов считывания, что приводит к значительному ухудшению статических и динамических па- раметров запоминающего устройства при количестве портов считывания более двух.

Наиболее близким по технической сущности к предлагаемому является многопортовое запоминающее устройство. содержащее бистабильный элемент хранения, N портов записи и М портов считывания с однофазными и парафазными координатными управляющими входами, причем однофазные и парафазные коорди- натные управляющие входы портов записи и однофазные координатные управляющие входы портов считывания подключены к выходам соответствующих дешифраторов, од- ноименные парафазные координатные входы портов считывания объединены между собой, выходы портов считывания являются выходными шинами устройства, бистабильный элемент хранения выполнен на дифференциальном усилителе, к коллек- торам первого и второго транзисторов кото- рого подключены первые выводы соответствующих коллекторных резисторов, эмиттеры транзисторов дифференциального усилителя через транзисторный генератор тока подключены к первой шине источника питания 2. Однако в таком известном устройстве все транзисторы портов записи и портов считывания подключены к коллекторам первого и второго транзисто- ров бистабильного элемента хранения, из- за чего образуется большая паразитная емкость в бистабильном элементе хранения, что уменьшает его быстродействие. При подаче тока записи через один из пор- тов записи транзисторы бистабильного элемента хранения находятся в режиме насыщения. За счет подключения к коллекторам первого и второго транзисторов бистабильного элемента хранения цепей записи и считывания за счет токов нагрузки и остаточных токов по цепям записи уменьшается перепад хранения, что приводит к ухудшению запаса помехоустойчивости, а

также требует номинал питания -4.5 В, от чего растет энергопотребление.

Целью изобретения является повышение быстродействия, снижение потребляемой мощности и повышение помехозащищенности устройства.

Цель достигается тем, что в многопортовое запоминающее устройство, содержащее бистабильный элемент хранения, N портов записи и М портов считывания с однофазными и парафазными координатными управляющими входами, причем однофазные и парафазные координатные управляющие входы портов записи и однофазные координатные управляющие входы портов считывания подключены к выходам соответствующих дешифраторов, одноименные парафазные координатные входы портов считывания объединены между собой, выходы портов считывания являются выходными шинами устройств, бистабильный элемент хранения выполнен на дифференциальном усилителе, к коллекторам первого и второго транзисторов которого подключены первые выводы соответствующих коллекторных резисторов, эмиттеры транзисторов дифференциального усилителя через транзисторный генератор тока подключены к первой шине источника питания, введены буферный дифференциальный усилитель на транзисторах, а в бистабильный элемент хранения два дополнительных транзистора и четыре дополнительных резистора, причем парафазные координатные управляющие входы портов считывания подключены к соответствующим выходам буферного дифференциального усилителя, парафазные входы которого объединены с базами соответствующих транзисторов бистабильного элемента хранения, вторые выводы коллекторных резисторов соединены с соответствующими парафазными выходами портов записи и через первый и второй дополнительные резисторы с второй шиной источника питания. Кроме того, каждый из портов записи выполнен в виде дифференциального усилителя на двух транзисторах, эмиттеры которых подключены к однофазному координатному управляющему входу, базы - к соответствующим парафазным управляющим входам, коллекторы - к соответствующим выходам порта записи, а каждый из портов считывания выполнен в виде диф- ференциального усилителя на двух транзисторах, эмиттеры которых подключены к коллектору третьего транзистора, база и эмиттер которого соединены с соответствующими однофазными координатными управляющими входами порта считывания, базы первого и второго транзисторов соедийены с соответствующими парафазными входами, а коллекторы являются выходами порта считывания, а дешифратор содержит четыре дифференциальных усилителя на двух транзисторах, четыре генератора тока и два эмиттерных повторителя, причем базы первого и второго транзисторов первого дифференциального усилителя и базы второго и первого транзисторов третьего дифференциального усилителя подключены к прямому и инверсному первым парафазным входам соответственно, базы транзисторов первого и второго эмиттерных повторителей соединены с соответствующими прямым и инверсным вторыми парафазными входами, их коллекторы - с второй шиной питания, эмиттеры через первый и второй генераторы тока - с второй шиной питания, база первых транзисторов второго и четвертого дифференциальных усилителей соединены с эмиттерами транзистора первого эмиттерного повторителя, базы вторых транзисторов второго и четвертого дифференциального усилителей подключены к эмиттеру транзистора второго эмиттерного повторителя, эмиттеры транзисторов четвертого дифференциального усилителя через соответствующие третий и четвертый генератор тока подключены к второй шине источника питания, коллектор второго транзистора второго дифференциального усилителя подключен к эмиттерам первого и второго транзисторов первого дифференциального усилителя, коллектор второго транзистора четвертого дифференциального усилителя подключен к эмиттерам транзисторов третьего дифференциального усилителя, коллектор первого транзистора второго дифференциального усилителя соединен с коллектором второго транзистора первого дифференциального усилителя и через первый коллекторный резистор с коллекторами первых транзисторов первого и третьего дифференциальных усилителей, которые через второй коллекторный резистор подключены к коллекторам второго и первого транзисторов соответственно третьего и четвертого дифференциальных усилителей, коллекторы первых транзисторов первого и третьего дифференциальных усилителей через третий коллекторный резистор подключены к второй шине источника питания, а коллекторы вторых транзисторов первого и третьего дифференциальных усилителей соединены с выходными парафазными шинами дешифратора. Сущность изобретения заключается в том, что введение буфферного дифференциального усилителя позволяет развязать би- стабильный элемент хранения от входных

емкостей и токов нагрузки цепей считывания.

Введение в бистабильный элемент хранения дополнительных резисторов позволяет развязать выходные емкости портов записи от коллекторов транзисторов биста- бильного элемента хранения с помощью коллекторных резисторов. Кроме того, так как перепад хранения бистабильного эле0 мента хранения создается на паре последовательно соединенных резисторов в коллекторных цепях транзисторов, а цепи считывания подключены к дополнительному и коллекторному резисторам, то остаточ5 ный ток, существующий в транзисторах цепей записи в режиме полувыбранного адреса, создает сигнал помехи, уменьшенный по отношению к перепаду хранения в отношении суммы номиналов дополнительных

0 резисторов и резисторов коллекторной цепи к номиналу дополнительного резистора. Введение дополнительных транзисторов совместно с резисторами позволяет избежать насыщения транзисторов

5 дифференциального усилителя бистабильного элемента хранения в режиме записи при условии, что перепад записи, создаваемой на дополнительном резисторе током записи, совместно с перепадом хранения,

0 создаваемом на резисторах и коллекторных цепях током хранения, не превышает величины суммы напряжения эмиттерно-базово- го перепада дополнительного транзистора и напряжения насыщения основныхтранзи5 сторов.

Введение буфферного дифференциального усилителя, кроме того, позволяет сместить уровни выходных сигналов из бистабильного элемента хранения для обес0 печения работы цепей считывания при напряжении питания - 3В и тем самым повысить КПД.

Использование дешифратора позволяет реализовать многопортовое запоминаю5 щее устройство, работающее при номинале питания -3 В в отличие от известных схема памяти, рассчитанных на номинал питания -4,5 или -5,2 В. Это достигается тем, что в дешифраторе прямой и инверсный пара0 фазные выходы снимаются непосредственно с коллектора вторых.транзисторов первого и третьего дифференциальных усилителей, а управление схемами дешифраторов осуществляется парафазно сигналами с

5 уменьшенным логическим перепадом (100- 150 мВ). Назначением третьего коллекторного резистора является смещение в отрицательные значения напряжений логического перепада на выходе дешифратора с целью предохранения от режима насыщения транзисторов записи портов бистабиль- ном элементе хранения в режиме записи. Сравнение заявляемого технического решения с прототипом позволяет установить соответствие его критерию новизна. При изучении других известных технических решений в данной области техники признаки, отличающие изобретение от прототипа, не выявлены, потому они обеспечивают заявляемому техническому решению соответст- вне критерию существенные отличия.

На фиг, 1 представлена функциональная электрическая схема многопортового запоминающего устройства; на фиг. 2 - принципиальная электрическая схема де- шифратора.

Многопортовое запоминающее устройство содержит бистабильный элемент 1 хранения N портов 2 записи, буферный дифференциальный усилитель 3, М портов 4 считывания, дешифраторы 5-1...5-N записи строк, дешифраторы 6-1...6-N записи столбцов, дешифраторы 7-1...7-М считывания строк, дешифраторы 8-1...8-М считывания столбцов.

Бистабильный элемент 1 хранения выполнен на дифференциальном усилителе, состоящем из транзисторов 9-1 ...9-3, дополнительных транзисторов 9-4...9-5 и резисторов 10-1...10-7, из которых резисторы 10-1, 10-3, 10-5, 10-7 являются дополнительными. Порты 2 записи выполнены в виде дифференциального усилителя на транзисторах 11-1...11-N и 12-1...12.-N, буферный дифференциальный усилитель 3 выполнен на транзисторах 13-1... 13-3 и резисторах 14- 1...14-3. Порты 4 считывания выполнены на транзисторах 15-1...15-М, 16-1...16-М и 17- 1...17-М, выходы портов считывания имеют выходные шины 18-1 ..18-М, 19-1...19-М.

Дешифратор содержит четыре дифференциальных усилителя на транзисторах 20- 1, 20-2, 21-1, 21-2, 22-1, 22-2, 23-1, 23-2, коллекторные резисторы 24-1...24-3, четыре генератора тока, выполненные на транзи- сторах 25-1,..25-4 и резисторах 26-1...26-4, два эмиттерных повторителя на транзисторах 27, 28, первые прямой и инверсный па- рафазные входы 29-1 и 29-2, вторые прямой и инверсный парафазные входы 30-1 и 30-2, прямой и инверсный парафазные выходы 31-1,31-2.

Базы транзисторов 9-1 и 9-2 бистабиль- ного элемента 1 хранения соединены с па- рафазными входами буфферного дифференциального усилителя 3, т.е. соответственно с базами транзисторов 13-2 и 13-1, а парафазные координатные управляющие входы считывания, т.е. базы транзисторов 15-1...15 М и 16-1,..16-М

соответственно подключены к выходам буфферного дифференциального усилителя, т.е. к коллекторам транзисторов 13-1 и 13-2 соответственно. Вторые выводы коллекторных резисторов 10-2 и 10-4 бистабильного элемента 1 хранения соединены с соответствующими парафазными выходами портов 2 записи, т.е. с коллекторами транзисторов 11-1...1-N и 12-1...12-N соответственно. Однофазные и парафазные координатные управляющие входы портов 2 записи, т.е. эмиттеры транзисторов 11-1...11-N и транзисторов 12-1...12-N и базы транзисторов 11-1...11-N и транзисторов 12-1...12-N подключены к выходам соответствующих дешифраторов 6-1. ,6-N и 5-1...5-N. Однофазные координатные управляющие входы портов4 считывания, т.е. базы и эмиттеры транзисторов 17-1...17-М подключены к выходам соответствующих дешифраторов 7-1...7-М и 8-1...8-М. Причем базы первого и второго транзисторов 20-1 и 20-2 первого дифференциального усилителя и базы второго и первого транзисторов 22-2 и 22-1 третьего дифференциального усилителя подключены к входам 29-1 и 29-2 соответственно, базы транзисторов 27 и 28 первого и второго эмиттерных повторителей соединены с соответствующими парафазными входами 30-1 и 30-2, их эмиттеры через первый и второй генераторы гока - с второй шиной источника питания. Базы первых транзисторов 21-1, 23-1 второго и четвертого дифференциальных усилителей соединены с эмиттерами транзистора 27 первого эмит- терного повторителя базы вторых транзисторов 21-2, 23-2 второго и четвертого дифференциальных усилителей подключены к эмиттеру транзистора 28 второго эмит- терного повторителя. Эмиттеры транзисторов 21-1, 21-2 второго дифференциального усилителя и эмиттеры транзисторов 23-1, 23-2 четвертого дифференциального усилителя через соответствующий третий и четвертый генераторы тока подключены к второй шине питания. Коллектор второго транзистора 21-1 второго дифференциального усилителя подключен к эмиттерам первого и второго транзисторов 20-1 и 20-2 первого дифференциального усилителя, коллектор второго транзистора 23-2 четвертого дифференциального усилителя подключен к эмиттерам транзисторов 23-1 и 22-2 третьего дифференциального усилителя, коллектор первого транзистора 21-1 второго дифференциального усилителя соединен с коллектором второго транзистора 20-2 первого дифференциального усилителя и через первый коллекторный резистор 24-1 с коллекторами первых транзисторов 20-1 и 22-1 первого и третьего дифференциальных усилителей, который через второй коллекторный резистор 24-2 подключен к коллекторам транзисторов 22-1 и 23-1 соответственно третьего и четвертого дифференциального усилителя. Коллекторы перзых транзисторов первого и третьего дифференциальных усилителей через третий коллекторный резистор 24-3 подключены к второй шине ис- точника питания, а коллекторы вторых транзисторов 20-2 и 22-2 первого и третьего дифференциальных усилителей соединены с парафазными выходами 31-1 и 31-2 дешифратора.

Работает устройство по аналогии с 1 со следующими отличиями. При записи в бис- табильный элемент 1 хранения дешифратор 6-1 (6-N) записи на фиг. 1 вырабатывает на выходе ток записи, который через транзи- стор 11-1 (либо 12-1) создает перепад записи на резисторе 10-1 (либо 10-3). Перепад записи больше перепада хранения, поэтому бистабильный элемент хранения либо перезаписывает информацию, либо подтверж- дает ранее записанную информацию. Запись может производиться в один элемент памяти только по одному порту записи в течение одного цикла, по остальным портам записи в течение одного цикла может производиться запись в другие элементы хранения.

Дешифратор 5-1 (5-N) записи формирует на выходе 31-1 (либо 31-2) уровень выходного напряжения, определяемый падением напряжения на резисторе 24-Зна фиг. 2, на втором выходе уровень выходного напряжения более отрицательный на величину падения напряжения на резисторе 24-1 (либо 24-2). Информация на парафазных входах 30-1, 30-2 данных на фиг. 2 определяет, какой из выходов 31-1 либо 31-2 имеет более положительный, а какой - более отрицательный потенциал.

Если дешифратор 5-1 (5-N) не выбран (парафазные адресные входы 29-1, 29-2 находятся в следующем состоянии - на входе 29-1 более положительный потенциал, на входе 29-2 - более отрицательный), на обоих выходах 31-1 и 31-2 будет отрицательный уровень напряжений и ток записи идет в другой выбранный элемент хранения. Считывание из ячейки осуществляется стандартным путем (см.1).

Использование предлагаемого устрой- ства обеспечивает по сравнению с существующими устройствами повышение быстродействия, понижение потребляемой мощности, повышение помехозащищенно- сти.

Формула изобретения 1. Многопортовое запоминающее устройство, содержащее бистабильный элемент памяти, однофазные и парафазные координатные управляющие входы портов записи и однофазные координатные управляющие входы портов считывания подключены к выходам соответствующих дешифраторов, одноименные парафазные координатные входы портов считывания объединены между собой, выходы портов считывания являются информационными выходами устройства, бистабильный элемент памяти выполнен на дифференциальном усилителе, к коллекторам первого и второго транзисторов которого подключены первые выводы соответствующих коллекторных резисторов, эмиттеры транзисторов для дифференциального усилителя биста- бильного элемента подключены к первому выводу транзисторного генератора тока, второй вывод которого подключен к первой шине источника питания, отличающ е е- с я тем, что, с целью повышения быстродействия, снижения потребляемой мощности и повышения помехозащищенности, в него введены буферный дифференциальный усилитель на транзисторах, в бистабильный элемент памяти-два дополнительных транзистора и четыре дополнительных резистора, парафазные координатные входы портов считывания подключены к соответствующим выходам буферного дифференциального усилителя, парафазные входы которого соединены с базами соответствующих транзисторов дифференциального уси- лителя бистабильного элемента памяти,вторые выводы коллекторных резисторов которого соединены с соответствующими парафазными выходами портов записи, с первыми выводами первого и второго дополнительных резисторов, вторые выводы которых подключены к второй шине источника питания, коллекторы первого и второго дополнительных транзисторов бистабильного элемента хранения подключены к второй шине источника питания, базы дополнительных транзисторов соединены с коллекторами первого и второго транзисторов дифференциального усилителя бистабильногоэлементахранениясоответственно, эмиттеры дополнительных транзисторов соединены с базами первого и второго транзисторов дифференциального усилителя бистабильного элемента соответственно и с первыми выводами третьего и четвертого дополнительных резисторов, вторые выводы которых подключены к первой шине источника питания.

2.Устройство по п. 1,отличающее- с я тем, что каждый из портов записи выполнен в виде дифференциального усилителя на транзисторах, эмиттеры которых подключены к однофазному координатному уп- равляющему входу, а базы - к соответствующим парафазным управляющим входам, коллекторы транзисторов диф- ференциального усилителя являются парафазными выходами порта записи, каж- дый из портов считывания выполнен в виде дифференциального усилителя на двух транзисторах, эмиттеры которых подключены к коллектору третьего транзистора, база и эмиттер которого являются соответствующи- ми однофазными координатными управляющими входами порта считывания, базы транзисторов дифференциального усилителя являются соответствующими парафазными входами порта считывания, а коллекторы - парафазными выходами порта считывания.

3.Устройство по п. 1, о т л и ч а ю щ е е- с я тем, что, с целью повышения КПД, каждый дешифратор содержит четыре дифференциальных усилителя на двух транзисторах, четыре генератора тока и два эмиттерных повторителя, базы первого и второго транзисторов первого дифференциального усилителя и базы второго и первого транзисторов третьего дифференциального усилителя являются первыми парафазными входами соответственно, базы первых и вторых транзисторов второго и четвертого дифференциальных усилителей подключены соответственно к эмиттерам первого и второго эмиттерных повторителей, базы которых являются вторыми парафазными входами, а коллекторы соединены с второй шиной источника питания, первые выводы генераторов тока с первого по четвертый подключены соответственно к эмиттерам первого и второго эмиттерных повторителей, к эмиттерам транзисторов второго и четвертого дифференциальных усилителей, вторые выводы генераторов тока подключены к первой шине источника питания, коллекторы вторых транзисторов второго и четвертого дифференциальных усилителей подключены соответственно к эмиттерам транзисторов первого и третьего дифференциальных усилителей, коллекторы первых транзисторов второго и четвертого дифференциальных усилителей соединены соот- ветственно с коллекторами вторых транзисторов первого и третьего дифференциальных усилителей, с первыми выводами первого и второго коллекторных резисторов и являются парафазными выходами дешифратора, вторые выводы первого и второго коллекторных резисторов объединены, соединены с коллекторами первых транзисторов первого и третьего дифференциальных усилителей и с первым выводом третьего коллекторного резистора, второй вывод которого подключен к второй шине источника питания.,

Похожие патенты SU1718270A1

название год авторы номер документа
УСИЛИТЕЛЬ СЧИТЫВАНИЯ 1973
  • В. А. Старовойтов
SU374656A1
ШИРОКОПОЛОСНЫЙ УСИЛИТЕЛЬ С ПАРАФАЗНЫМ ВЫХОДОМ 2010
  • Прокопенко Николай Николаевич
  • Будяков Петр Сергеевич
  • Серебряков Александр Игоревич
RU2436225C1
НАКОПИТЕЛЬ ИНФОРМАЦИИ 1991
  • Игнатьев С.М.
RU2020614C1
ДВУХКАНАЛЬНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ 2011
  • Малышев Игорь Васильевич
  • Крутчинский Сергей Георгиевич
  • Прокопенко Николай Николаевич
  • Старченко Евгений Иванович
  • Гавлицкий Александр Иванович
RU2452078C1
СВЕРХБЫСТРОДЕЙСТВУЮЩЕЕ СВЕРХИНТЕГРИРОВАННОЕ БИМОП ОЗУ НА ЛАВИННЫХ ТРАНЗИСТОРАХ 1999
  • Бубенников А.Н.
  • Зыков А.В.
RU2200351C2
Матричное запоминающее устройство 1977
  • Березин Андрей Сергеевич
  • Онищенко Евгений Михайлович
  • Кимарский Владимир Иванович
  • Кузовлев Юрий Иванович
  • Федонин Александр Сергеевич
SU744724A1
ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПАРАФАЗНЫМ ВЫХОДОМ 2010
  • Прокопенко Николай Николаевич
  • Белич Сергей Сергеевич
  • Будяков Петр Сергеевич
RU2439778C1
Стробируемый формирователь с парафазными ттл-выходами 1978
  • Матавкин Владимир Владимирович
  • Никоненко Анатолий Васильевич
  • Кутузова Тамара Николаевна
  • Егоров Геннадий Иванович
SU758502A1
Оперативное запоминающее устройство 1982
  • Баринов Виктор Владимирович
  • Ковалдин Дмитрий Евгеньевич
  • Онацько Владимир Федорович
SU1111204A1
Запоминающее устройство (его варианты) 1983
  • Бабенко Наталья Виловна
  • Игнатьев Сергей Михайлович
  • Мызгин Олег Александрович
  • Неклюдов Владимир Алексеевич
  • Нестеров Александр Эмильевич
SU1133621A1

Иллюстрации к изобретению SU 1 718 270 A1

Реферат патента 1992 года Многопортовое запоминающее устройство

Изобретение относится к вычислительной технике, в частности к полупроводнико- вым устройствам на биполярных транзисторах, и может быть использовано в электронных устройствах с параллельной обработкой данных. Цель изобретения - повышение быстродействия, помехозащищенности. Устройство содержит бистабильный элемент 1 хранения, N портов 2 записи, буфферный дифференциальный усилитель 3, М портов 4 считывания, дешифраторы 5-1...5-N записи строк, дешифраторы 6-1...6-N записи столбцов, дешифраторы 7-1...7-М считывания строк, дешифраторы 8-1...8-М считывания столбцов. Введение буфферного дифференциального усилителя 3, а в бистабильный элемент 1 хранения двух дополнительных транзисторов 9-4, 9-5 и четырех дополнительных резисторов 10-1, 10-3, 10-5, 10-7 позволяет развязать бистабильный элемент хранения от входных емкостей и токов нагрузки портов 4 считывания, а также развязать выходные емкости портов 2 записи от коллекторов транзисторов 9-1, 9-2 бистабильного элемента хранения, избежать режима насыщения транзисторов 9-1, 9-2 бистабильного элемента хранения в режиме записи и использовать источник питания с меньшим номиналом напряжения. 2 з.п. ф-лы, 2 ил. ш ш Ј со N3 VI О Фиг.1

Формула изобретения SU 1 718 270 A1

i

2U-3

Документы, цитированные в отчете о поиске Патент 1992 года SU1718270A1

Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Патент США Ns 4792923, кл
Походная разборная печь для варки пищи и печения хлеба 1920
  • Богач Б.И.
SU11A1
опублик
Механическая топочная решетка с наклонными частью подвижными, частью неподвижными колосниковыми элементами 1917
  • Р.К. Каблиц
SU1988A1
Аппарат для очищения воды при помощи химических реактивов 1917
  • Гордон И.Д.
SU2A1
Патент США № 4817051, кл
Походная разборная печь для варки пищи и печения хлеба 1920
  • Богач Б.И.
SU11A1
Механизм для сообщения поршню рабочего цилиндра возвратно-поступательного движения 1918
  • Р.К. Каблиц
SU1989A1

SU 1 718 270 A1

Авторы

Гришаков Геннадий Иванович

Подлесный Андрей Владимирович

Лекае Лидия Николаевна

Даты

1992-03-07Публикация

1990-03-29Подача