Выходной блок тестера для контроля цифровых блоков Советский патент 1993 года по МПК G06F11/00 G01R31/28 

Описание патента на изобретение SU1805470A1

Изобретение относится к вычислительной технике и может быть использоваться в составе тестеров для контроля цифровых логических блоков ТТЛ, КМОП и других совместимых с ними по уровням сигналов.

Цель изобретения - расширение области применения и повышение достоверности контроля.

На фиг.1 представлена схема блока; на фиг.2 - временная диаграмма его работы.

Блок содержит шифратор 1 логических состояний, триггер2, инвертор 3 с открытым коллектором, элемент 4 равнозначности, элемент И 5, триггер 6, узел 7 согласования нагрузки, входной регистр 8, элементы 9, 10 развязки, токозадающие элементы 11, 12, выходной регистр 13, вход/выход 14, информационные выходы 15, выход 16 сигнала Короткое замыкание, вход 17 задания режима работы, тактовый вход 18, вход 19 строба, вход 20 сброса и входы 21 задания типа нагрузки, На чертеже показаны также объект 22 контроля и шина 23 логической единицы.

Выходной блок работает следующим образом.

Циклом проверки объекта контроля (О К) 22 считается фиксированный поток цифровых последовательностей, повторяющийся через определенные (обычно равные) промежутки времени, При этом выходной блок тестера, подключенный к двунаправленному выводу ОК 22, может работать как в режиме выдачи, так и в режиме приема информации.

В режиме выдачи на вход 17 подается как 1, так и О, которые,проходя через триггер 2 и инвертор 3 с открытым коллекто00

о ел J VI о

ром, определяют входные логические уровни для ОК 22 соответственно как О и 1. При этом О на входе 17 переводит инвертор 3 в пассивное состояние, а уровень 1 формируется узлом 7.

В режиме выдачи определяется короткое замыкание двунаправленного вывода ОК, при котором сигналы на выходе триггера 2 и инвертора 3 совпадают по уровню. В результате на выходе элемента 4 формируется уровень 1, что приводит при наличии строба на входе 19 к установке триггера 6 в 1 и появлению сигнала на выходе 16 блока.

Одновременно сигнал с выхода элемента И 5 устанавливает в О триггер 2. По окончании строба сигнал сброса снимается и в триггер 2 можно записывать информацию со входа 17.

В те моменты времени, когда по логике проверки двунаправленный вход ОК 22 должен перейти в режим выдачи, а выходной блок - в режим приема информации, на вход 17 подается уровень О, инвертор 3 переводится в пассивное состояние и двоичная последовательность с выхода ОК 22 принимается шифратором 1.

Значение третьего состояния на входе шифратора 1 кодируется им как 1,0, логической единицы - как 1, логического нуля - как О, О. Результат фиксируется в регистре 13 с помощью строба на входе 19, местоположение которого внутри такта выдачи данных можно менять.

На фиг.2 показан фрагмент цифровой последовательности (фиг.2,6) от ОК 22 и два примера поступления строба. Если фронты реального сигнала значительно отличаются от эталонного (фиг.26, пунктир), то цифровой код,- формируемый шифратором 1, будет также отличаться от эталонного и квалифицироваться как ошибочный (фиг.2,6). Изменяя при разных проверках местонахождение строба можно добиться эталонной цифровой последовательности (сдвиг по времени в дальнейшей обработке сигнала корректируется), определив с определенной дискретностью динамические искажения реального сигнала (фиг.2,е).

Для нормальной работы инвертора Зс открытым коллектором к его выходу через диоды 9 и 10 подключаются резисторы 11 и 12, входные выводы которых соединены с шиной +5 В. Подключение резисторов к выходу инвертора 3 осуществляется с помощью кода, записанного в регистр 8 по входам 21. Резисторы 11 и 12 имеют разное сопротивление: один из низ - величиной, порядка сотен Ом, второй - единиц КОм. Ноль на каком-либо выходе регистра шунтирует соответствующий резистор и, следовательно, отключает его от инвертора 3. Подключая тот или другой резистор или оба сразу, можно изменить величину сопротивления в широких пределах,

Уменьшая величину общего сопротивления на выходе инвертора 3, можно увеличить крутизну фронтов цифрового сигнала, исправить искажения формы, возникающие

из-за влияния емкости монтажа. Увеличивая сопротивление, можно снизить потребление тока от объекта 22 контроля и проверить микромощную логику, например КМОП.

При отключенном объекте контроля можно проверить правильность работы тестера, в состав которого входит данный выходной блок, кодируя с помощью шифратора 1 цифровые последовательности формируемые тестером.

Формула изобретения Выходной блок тестера для контроля цифровых блоков, содержащий первый

триггер, элемент И и шифратор логических состояний, вход которого является входом-выходом блока для подключения к двунаправленному выводу объекта контроля, отличающийся тем, что с целью

расширения области применения и повышения достоверности контроля, в него введены выходной регистр, второй триггер, инвертор с открытым коллектором, элемент равнозначности и узел согласования

нагрузки, содержащий входной регистр, два токозадающих элемента и два элемента развязки, причем первый и второй разрядные выходы входного регистра соединены с первыми выводами соответственно первого и

второго токозадающих элементов и с анодами соответственно первого и второго элементов развязки, вторые выводы первого и второго токозадающих элементов подключены к шине логической единицы, выход

первого триггера соединен с первым входом элемента равнозначности, через инвертор с открытым коллектором - с катодами первого и второго элементов развязки, с входом шифратора логических состояний

и вторым входом равнозначности, выход которого соединен с первым входом элемента И, выход которого соединен с входом сброса первого триггера и с установочным входом второго триггера, выход которого

является выходом сигнала Короткое замыкание блока, первый и второй выходы шифратора логических состояний соединены с первым и вторым информационными входами выходного регистра, первый и вто- рой разрядные выходы которого образуют

информационные выходы блока, вход записи выходного регистра и второй вход элемента И образуют вход строба блока, информационный и тактовый входы первого триггера явтактовым входом блока соответст вход сброса второго триггера являет дом сброса блока, первый и второй ин ционные входы входного регистра об

ляются входом задания режима работы и 5 входы задания типа нагрузки блока.

тактовым входом блока соответственно, вход сброса второго триггера является входом сброса блока, первый и второй информационные входы входного регистра образуют

Похожие патенты SU1805470A1

название год авторы номер документа
Устройство для стохастического контроля микропроцессорных цифровых блоков 1990
  • Жданов Владимир Дмитриевич
  • Кочин Иван Владимирович
  • Мардаре Игорь Аврамович
SU1725222A1
Измерительная система с автоматическим контролем аналого-цифрового преобразования и блок задания нечувствительности 1991
  • Красилова Нина Андреевна
  • Ордынцев Вячеслав Михайлович
SU1837261A1
Устройство для контроля субблока логического блока 1986
  • Пархоменко Анатолий Никифорович
  • Голубцов Виктор Васильевич
  • Корняков Александр Евстафьевич
SU1327111A1
Устройство для тестового контроля цифровых блоков 1985
  • Рябцев Владимир Григорьевич
  • Чернышев Владимир Александрович
  • Шамарин Александр Федорович
  • Борисенко Алексей Алексеевич
SU1312577A1
Устройство для тестового контроля цифровых блоков 1984
  • Борисенко Алексей Алексеевич
  • Рябцев Владимир Григорьевич
  • Стафеев Александр Дмитриевич
  • Чернышев Владимир Александрович
  • Шамарин Александр Федорович
SU1251084A1
Устройство для контроля блоков постоянной памяти 1990
  • Кочин Владимир Михайлович
  • Супрун Лариса Федоровна
  • Лукьянович Евгений Николаевич
SU1795522A1
УСТРОЙСТВО ДЛЯ ИМИТАЦИИ ОТКАЗОВ И ВНУТРИСХЕМНОГО ТЕСТИРОВАНИЯ ЭЛЕМЕНТОВ ДИСКРЕТНОЙ АППАРАТУРЫ 1995
  • Ратанов А.Л.
  • Евженко А.В.
  • Сопин И.В.
  • Чоп А.Н.
RU2093885C1
Устройство для тестового контроля цифровых блоков 1987
  • Борисенко Алексей Алексеевич
  • Рябцев Владимир Григорьевич
  • Чернышев Владимир Александрович
SU1553978A1
Многоканальная система для контроля и диагностики цифровых блоков 1984
  • Гроза Петр Кирилович
  • Касиян Иван Леонович
  • Кошулян Иван Михайлович
  • Карабаджак Александр Александрович
  • Гобжила Алик Степанович
  • Иваненко Владислав Николаевич
  • Баранов Валерий Степанович
  • Кац Ефим Файвельевич
SU1269137A1
Устройство для тестового контроля цифровых блоков 1987
  • Чернышев Владимир Александрович
  • Рябцев Владимир Григорьевич
  • Борисенко Алексей Алексеевич
SU1539782A2

Иллюстрации к изобретению SU 1 805 470 A1

Реферат патента 1993 года Выходной блок тестера для контроля цифровых блоков

Изобретение относится к вычислительной технике и может использоваться в составе тестеров для контроля цифровых блоков. Цель изобретения - расширение области применения и повышение достоверности контроля. Блок содержит шифратор логических состояний, триггер, инвертор с открытым коллектором, элемент равнозначности, элемент И, триггер, узел согласования нагрузки, входной регистр, элементы развязки, токозадающие элементы, выходной регистр, вход/выход, информационные выходы, выход сигнала Короткое замыкание, вход задания режима работы, тактовый вход, вход строба, вход сброса и входы задания типа нагрузки. Цель достигается за счет обеспечения возможности контроля устройств с различной схемно-технологиче- ской реализацией микросхем, а также возможности определения короткого замыкания двунаправленного вывода объекта контроля.2 ил. Ё

Формула изобретения SU 1 805 470 A1

Фиг. Г

Редактор

Фиг. 2

35

40

45

50

Составитель 3,Моисеенко

Техред М.МоргенталКорректор С. Пекарь

л

Ј

Документы, цитированные в отчете о поиске Патент 1993 года SU1805470A1

Выходной узел тестера для контролялОгичЕСКиХ уСТРОйСТВ 1979
  • Алексеев Николай Федорович
  • Белов Анатолий Сергеевич
  • Озеров Александр Михайлович
  • Тархов Леонид Игоревич
  • Ясенская Инна Николаевна
SU822190A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1
Выходной узел устройства контроля цифровых блоков 1984
  • Кордюмов Александр Иванович
SU1213444A1
Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1

SU 1 805 470 A1

Авторы

Вишняков Александр Платонович

Вдовиченко Анатолий Алексеевич

Павлив Дмитрий Иванович

Даты

1993-03-30Публикация

1990-06-25Подача