Устройсто для проверки ферритовых матриц Советский патент 1977 года по МПК G11C29/00 

Описание патента на изобретение SU548893A1

1

Изобретение относится к области вычислительной техники и может быть использовано для контроля узлов электронных вычислительных машин.

Известно устройство для проверки ферритовых матриц, содержащее блок генераторов, блок счетчиков адреса, блок дешифраторов адреса, блок формирования импульсов записи, считывания и запрета, распределительный блок, блок индикации и блок управления.

Известно также устройство, включаюш,ее в себя блок управления, блок дешифраторов, блок генераторов тока, блок контроля, блок усилителей считывания, блок регистра адреса, блок программирующего генератора, блок генератора тока запрета, блок дискриминаторов и блок обнаружения разрывов цепи тока.

Наиболее близким техническим решением к изобретению является устройство контроля оперативного накопителя, содержащее генератор, первый, второй и третий выходы которого соответственно соединены с первым, вторым и третьим входами дешифратора, при этом второй и третий выходы генератора соответственно соединены с первым и вторым входами блока обнаружения разрывов в цепях матрицы, выход которого подключен к первому входу блока контроля, второй вход которого соединен с первым выходом блока управления, второй выход блока управления подключен к четвертому входу дешифратора и входу генератора, а вход соединен с выходом блока контроля, пятый вход дешифратора Подключен к первому выходу регистра адреса.

Недостатком этого устройства является то, что проверка контактирования матрицы с замком может производиться либо в непрерывного последовательного обхода всех ферритовых сердечников матрицы, либо в режиме набора адреса вручную с помощью телефонных ключей, либо в режиме одиночных импульсов, когда обращение по каждому адресу происходит при нажатии кнопки «Пуск. Все эти методы проверки требуют непроизводительной затраты времени.

Целью изобретения является повышение быстродействия устройства для проверки ферритовых матриц.

Цель достигается тем, что устройство содержит блоки коммутации, первый вход одного блока коммутации соединен с третьим выходом блока управления, второй вход - с вторым выходом регистра адреса, первый выход

подключен к второму входу блока управления, второй выход-к входу регистра адреса, а третий выход - к входу другого блока коммутации, выход которого соединен с третьнм входом блока обнаружения разрывов в цепях

0 матрицы. На чертеже приведена схема устройства Оно содержит блок управления 1, дешифратор 2, генератор 3, блок контроля 4, блок обнаружения разрывов в цепях матрицы 5, регистр адреса 6 и блоки коммутации 7, 8. Работает устройство следующим образом. Испытуемая ферритовая матрица подсоединяется к устройству с помощью замка. Проверка ферритовых матриц молсет производиться последовательно в двух режимах: проверка подключения координатных обмоток матрицы к контактам замка и определение области хранения информации матрицы. проверки подключения координатных обмоток матрицы к контактам замка определяется потенциальным сигналом на входе блока коммутации 7 с переключателя, расположенного в блоке 1 управления. С выхода блока коммутации 7 потенциальный сигнал передается на вход регистра адреса 6. При этом происходит последовательный пересчет всех состояний триггеров разрядной части регистра адреса при нулевом состоянии триггеров его адресной части. Потенциальный сигнал с выхода регистра адреса 6 поступает на вход дешифратора 2, что обусловливает последовательный обход токами чтения, записи соответствующих координатных обмоток разрядной части матрицы. Импульс, определяющий конец обхода, поступает с выхода регистра адреса 6 на вход блока коммутации 7, при этом на выходе блока коммутации 7 образуется потенциальный сигнал, который поступает на вход регистра адреса 6. Одновременно происходит последовательный пересчет всех состояний триггеров адресной части регистра адреса при нулевом состоянии триггеров его разрядной части, т. е. последовательный обход токами чтения, записи координатных обмоток адресной части матрицы. Импульс, определяющий конец обхода, поступает с выхода регистра адреса 6 на вход блока коммутации 7, в результате чего на выходе блока коммутации 7 вновь образуется потенциальный сигнал, поступающий на вход регистра адреса 6 и определяющий аналогично описанному последовательный обход токами чтения, записи подсоединенных к замку координатных обмоток разрядной части проверяемой матрицы и т. д. В зависимости от того, производится обход разрядной или адресной частей матрицы соответственно изменяется потенциальный сигнал, поступающий на вход блока коммутации 8 с выхода блока коммутации 7. Потенциальный сигнал с выхода блока коммутации 8 поступает на вход блока обнаружения разрывов в цепях матрицы 5. В соответствии с этим блок контроля 4, соединенный с выходом блока 5, регистрирует наличие или отсутствие импульсов разрядного и адресного токов чтения соответственно в координатных обмотках разрядной и адресной частей матрицы, что фиксируется индикаторными лампами на п)льте оператора. Режим определения области хранения информации матрицы определяется потенциальным сигналом, полярность которого противоположна полярности сигнала, разрешающего проверку подключения координатных обмоток матрицы к контактам замка и подающимся на блок коммутации 7 с переключателя, расположенного в блоке 1 управления. При этом блок коммутации 7 образует потенциальный сигнал, поступающий на вход регистра адреса 6 и разрешающий запуск счетных триггеров разрядной части регистра адреса. Импульсы, определяющие конец каждого последовательного обхода всех триггеров разрядной части регистра адреса, приходят на вход блока коммутации 7, на выходе которого в этот момент формируются импульсы, поступающие на вход регистра адреса 6 и осуществляющие запуск счетных триггеров адресной части регистра адреса 6. Таким образом, при определении области хранения ииформации происходит полный обход всех координатных обмоток ферритовой матрицы токами чтения, записи. Блок контроля 4 регистрирует в этом режиме наличие или отсутствие импульса срабатывания усилителей считывания, что фиксируется индикаторБыми лампами на пульте оператора. Предлагаемое устройство имеет преимущество перед известными в сокращении времени проверки ферритовых матриц за счет возможности осуществления контроля правильности контактирования выводов матрицы с замком без полного обхода всех ферритовых сердечников матрицы. Формула изобретения Устройство для проверки ферритовых матриц, содержащее генератор, первый, второй и третий выходы которого соответственно соединены с первым, вторым и третьим входами дешифратора, при этом второй и третий выхоы генератора соответственно соединены с первым и вторым входами блока обнаружения азрывов в цепях матрицы, выход которого одключен к первому входу блока контроля, торой вход которого соединен с первым выодом блока управления, второй выход блока правления подключен к четвертому входу ешифратора и входу генератора, а вход содинен с выходом блока контроля, пятый вход ешифратора подключен к первому выходу егистра адреса, отличающееся тем, что, целью повышения быстродействия устройтва, оно содерл :ит блоки коммутации, первый ход одного блока коммутации соединен с ретьим выходом блока управления, второй ход - с вторым выходом регистра адреса, ервый выход подключен к второму входу лока управления, второй выход - к входу

регистра адреса, а третий выход - к входу другого блока коммутации, выход которого

соединен с трет1)Им входом блока обнаружения раорывов в цепях матрицы.

Похожие патенты SU548893A1

название год авторы номер документа
Устройство для контроля ферритовых сердечников запоминающих матриц 1984
  • Ясенцев Виктор Викторович
SU1280460A1
Устройство для контроля запоминающих матриц 1979
  • Синельник Виктор Константинович
  • Волох Анатолий Иванович
  • Лашев Михаил Николаевич
  • Статылко Юрий Иванович
SU875468A1
Устройство для контроля параметров ферритовых сердечников запоминающей матрицы 1981
  • Ясенцев Виктор Викторович
SU963110A1
Устройство для контроля запоминающих матриц на магнитных пленках 1979
  • Август Вениамин Ильич
  • Семиноженко Александр Петрович
SU773736A1
Устройство для контроля блоков памяти 1985
  • Чусовитин Станислав Иванович
  • Флейш Лейба Семенович
  • Бутаков Геннадий Михайлович
SU1283859A1
Оперативное запоминающее устройство с самоконтролем 1982
  • Луговцов Павел Иванович
  • Луговцова Нина Григорьевна
SU1042081A1
Многоканальный сигнатурный анализатор 1984
  • Ткачук Владислав Остапович
  • Ткачук Евгений Остапович
SU1262500A1
Устройство для контроля ферритовых матриц 1975
  • Яновский Владимир Демьянович
  • Волох Анатолий Иванович
  • Холохолов Николай Иванович
SU736176A1
Устройство для контроля матриц памяти на цилиндрических магнитных пленках с неразрушающим считыванием информации 1986
  • Мириджанян Мурад Габриелович
  • Даниелян Миша Мнацаканович
  • Абелян Мгер Погосович
  • Чокекчян Ашот Арутюнович
SU1387045A1
УСТРОЙСТВО ДЛЯ ПРОВЕРКИ ФЕРРИТОВЫХ МАТРИЦ ОПЕРАТИВНЫХ ЗАПОМИНАЮЩИХ УСТРОЙСТВ 1973
  • Ф. И. Пашковский
SU364030A1

Реферат патента 1977 года Устройсто для проверки ферритовых матриц

Формула изобретения SU 548 893 A1

SU 548 893 A1

Авторы

Пашковский Феликс Иосифович

Дрик Тамара Федоровна

Даты

1977-02-28Публикация

1974-06-13Подача