Устройство для преобразования двоичного кода в двоично-десятичный Советский патент 1979 года по МПК G06F5/00 

Описание патента на изобретение SU641441A1

(54) УСТРСЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ДВОИЧНСГО КОДА В ДВСЖЧНО-ДЕСЯТИЧНЫЙ

Похожие патенты SU641441A1

название год авторы номер документа
Устройство для преобразования двоичного кода в двоично-десятичный 1977
  • Авдеев Анатолий Петрович
  • Бондарев Анатолий Егорович
SU898417A2
Преобразователь двоичного кода в двоично-десятичный 1978
  • Максименко Виталий Георгиевич
  • Бондаренко Владимир Михайлович
  • Авдеев Анатолий Петрович
  • Белокрылов Валерий Денисович
SU771660A1
Устройство для преобразования кодов 1977
  • Авдеев Анатолий Петрович
SU744544A1
Преобразователь двоичного кода в двоично-десятичный 1983
  • Митюшин Евгений Михайлович
  • Трифель Александр Эдуардович
SU1130858A1
ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ДЕСЯТИЧНЫЙ 1971
  • С. Г. Бортник, Л. В. Границкий Б. Ф. Осак
  • Сибирский Институт Земного Магнетизма, Ионосферы Распространени Радиоволн
SU432486A1
Преобразователь двоичного кода 1984
  • Макаров Николай Николаевич
SU1208607A1
Преобразователь двоичного кода в двоично-десятичный 1977
  • Соболь Иван Владимирович
  • Бахирев Альберт Константинович
SU691843A1
Преобразователь двоичного кода в двоично-десятичный 1980
  • Кулешов Аркадий Яковлевич
SU941991A1
ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНО-ДЕСЯТИЧНОЙ ДРОБИ В ДВОИЧНУЮ ДРОБЬ 1979
  • Омельченко Виктор Иванович
SU826335A1
Преобразователь двоичного кода вдВОичНО-дЕСяТичНый КОд 1979
  • Донченко Александр Иванович
SU849199A1

Иллюстрации к изобретению SU 641 441 A1

Реферат патента 1979 года Устройство для преобразования двоичного кода в двоично-десятичный

Формула изобретения SU 641 441 A1

Изобретение относится к области вычислительной техники и может быть использовано в системах автоматики, цифровых вычислительных машинах.

Известный преобразователь 1) двоичного кода в двоично-десятичный имеет сравнительно большое время преобразования к сложную схему.

Наиболее близким к преаложенному изобретению является устройство для преобразования двоичного кода в двоично-десятичный, содержащее регистр двоичного кода, сдвиговый регистр опроса, делитель тактовой частоты, двоично-десятичный счетчик, элементы задержки и первую группу элементов ИЛИ {2.

Однако, этот преобразователь имеет схему, сложность которой вызвана применением собирательных схем перевода весовых значений каждого двоичного разряда в соответствующее весовое значение десятичного разряда.

Цель изобретения - упрощение устройства, достигается тем, что в него введены элемент И, первая и вторая группы элементов И, вторая группа элементов ИЛИ, причем первые входы элементов И первой группы соединены с разрядными выходами регистра двоичного кода, вторые - с соответствующим выходами сдвигового регистра опроса, а разрядные выходы - со входами элементов ИЛИ первой группы, выходы которых соединены с первыми входами элементов И второй группы, вторые входы которых подключены к соответствующим разрядным выходам делителя тактовой частоты, а выходы - ко входам элементов ИЛИ второй группы, выходы которых соединены со счетными входами соответствующих декад двоично-десятичного счетчика, а выходы каждой декады двоично-десятичного счетчика через элемент задержки подключены ко входам элементов ИЛИ второй группы, первый вход элемента И соединен со входом тактовых импульсов, второй - с выходом третьего разряда делителя тактовой частоты, а выход - с соответствующими входами элементов И второй группы и со Входом делителя тактовой частоты.

На чертеже представлена схема устройства преобразования двоичного кода в двоично-десятичный, содержащая регистр двоичного кода I, вход «пуск устройства 2, сдвиговый регистр опроса 3, выходы сдвиroBoro регистра опроса 4, разрядные выходы регистра двоичного кода 5, первую группу элементов И б, делитель тактовой частоты 7, разрядные выходы первой группы элементов И 8, первую группу элементов ИЛИ 9, первьш выходы элементов И iU второй группы, вторая группа элементов И И, элемент И 12, вторая группа элементов ИдПИ 13, декады двоично-десятичного счетчика 14, элемент задержки 5, вход делителя тактовой частоты 16.

Преобразуемое число вводится в регистр I двоичного кода. По сигналу «пуск пришедшему на вход 2 устройства преобразования в сдвиговый регистр опроса 3 -записывается единица, которая последовательно проходит каждый разряд регистра 3 к подает сигналы 4 разрешения опроса разрядов 5 регистра двоичного кода 1 на элементы И 6. Сдвиг регистра 3 осуществляется сигналами, поступающими с выхода делителя тактовой частоты 7. В соответствии со значением опрашиваемого разряда регистра двоичного кода на выходе 8 элементов И 6 возбуждается потенциальный сигнал с логическим уровнел ноль или сохраняется единица. Выходы 8 соединены со входами элементов ИЛИ 9 первой группы, осуществляющих перевод весового значения опрашиваемого разряда двоичного кода в эквивалентный двоично-десятичный код. Элементы ИЛИ 9 первой группы, где вес каждой равен весу соответствующего разряда двоично-десятичного, кода - 8-4-2-1, составляк т тетрады, вес каждой из которых равен весу соответствующего десятичного разряда, и количество которых равно числу десятичных разрядов содержащихся в опрашиваемом разряде двоичного кода. Например разряд ДВОИЧНОГО кода 2 при п 5 5 в соответствии со своим весом в десятичной системе счисления 32768 будет представлен пятью тетрадами элементов ИЛИ 9 первой группы.

Тетрады имеют двоично-десятичный код в соответствии со значением десятичного разряда. Младшая тетрада, соответствующая числу восемь, будет представлена элементами ИЛИ 9 таким образом:

И - О- 1 -f 0-2 Ч- 0-4 + 1-8, нулем на выходах собирательных схем с весом -4-2-1 и единицей на выходе собирательной схемы с весом -8, образуя код 1000, т. е. выход 8 элемента И б для разряда двоичного кода с п 15 соединен со входом элемента ИЛИ 9 с весом 8 младшей тетрады. Вторая тетрада

10-6 О- 1 -f 1-2 + 1-4 + 0-8 будет представлена нулем на выходах элементов ИЛИ с весом -8-1 и единицей на выходах элементов ИЛИ с весом -2-4, образуя код ОНО, т.е. этот же выход 8 элемента И 6 будет соединен также со входами элементов ИЛИ с весами -2--4 1зторой тетрады к т. д.

Таким образом, ма выходах пяти тетрад формируется эквивалентный двоичному разряду двоично-десятичный код. Выходы 10 элементов ИЛИ 9 ссютветственно соединены с первыми входами элементов И 1 I второй группы. На вторые входы элементов И П подаются импульсы с весом -4-2-I. с соответствующих разрядов делителя 7 и мпульс с весом 8 с выхода элемента И 12 тактовой частоты. Так, например, импульсы с весом -4 снимаемые с первого разряда делителя 7 подаются на вторые входы тех элементов И II, первые входы которых соеS динены с выходами 10 элементов ИЛИ 9 с весами четыре по каждой тетраде и т. д. Элементы И 11 второй группы преобразуют весовое значение каждого разряда двоично-десятичного кода в соответствующее значение унитарного (число-импульсного) кода. Выходы элементов И 11 соединены со входами элементов ИЛИ 13 второй группы по каждой тетраде. Элементы ИЛИ 13 собирак т импульсы унитарного кода аждого разряда двоично-десятичного кода, а также

5 импульсы переноса предыдущего декадного счетчика 14, поступающих с линии задержки 15 в полный унитарный код соответствующей тетрады и подают их на счетные входы соответствующих декадных счетчиков 14 (единиц I, десятков И, сотен 1П, тысяч IV,

десятков тысяч V). Связь между декадными счетчиками осуществляется через элементы задержки 15 переноса, которые предотвращают совпадения счетных импульсов с сигналами переноса. Каждая из декад

5 двоично-десятичного счетчика считает последовательно, тем самым осуществляя па-, раллельно-последовательный режим счета.

Так как максимальное число импульсов унитарного кода тетрады должно соответствовать старшей значащей цифре двоичнодесятичного кода, т. е. девяти, то необходим делитель 7 тактовых импульсов с коэффициентом делений десять. Делитель 7 совместно с элементом И 12 вырабатывает импульсы с весом -8-4-2-1, которые поступают на вторые входы элементов И И. Для выделения импульсов с весом -8 на первый вход элемента И 12 поступают со входа преобразователя 16 тактовые импульсы «ТИ)% которые одновременно поступают и на установочный вход третьего разряда делителя 7, причем второй вход элемента И 12 соединен с выходом третьего разряда делителя 7.

Преобразование двоичного кода в двоично-десятичный заканчивается после опроса всех разрядов регистра 1 двоичного кода. Таким образом, устройство преобразования кодов с элементами И разрядов сдвигового регистра и опроса регистра двоичного кода первой группы, элементами ИЛИ первой группы перевода весового значения

каждого разряда двоичного кода в эквивалентный двоично-десятичный код, с последующим преобразованием элементами И второй группы и элементами ИЛИ второй группы в унитарный код позволяет отказаться по сравнению с прототипЬм от применения запоминающих устройств выполненных на дополнительных регистрах сдвига, управляемых электронных ключей, собирательных схем разрещения формирования десятичного разряда, собирательных схем перевода весовых значений каждого разряда двоичного кода в соответствующее весовое значение десятичного разряда, что упрощает устройство, а также позволяет снизить число корпусов типовых цифровых элементов применяемых для преобразования по каждой тетраде двоично-десятичного кода в несколько раз, а это приводит к уменьщению габаритов устройства, повыщению надежности его работы.

Формула изобретения

Устройство для преобразования двоичного кода в двоично-десятичный, содержащее регистр двоичного кода, сдвиговый регистр опроса, делитель тактовой частоты, двоичнодесятичный счетчик, aj eMeHTbt задержки и первую группу элементов ИЛИ, отличающееся тем, что, с целью упрощения устройства.

в него введены элемент И, первая и вторая группы элементов И,-вторая группа элементов ИЛИ, причем первые входы элементов И первой группы соединены с разрядными

выходами регистра двоичного кода, вторые- с соответствующими выходами сдвигового регистра опроса, а разрядные выходы - со входами элементов ИЛИ первой группы, выходы которых соединены с первыми входами элементов И второй группы, вторые входы которых подключены к соответствующим разрядным выходам делителя тактовой частоты, а выходы - ко входам элементов ИЛИ второй группы, выходы которых соединены со счетными входами соответствующих декад двоично-десятичного счетчика, а выходы каждой декады двоично-десятичного счетчика через элемент задержки подключены ко входам элементов ИЛИ второй группы, первый вход элемента И соединен со входом тактовых импульсов, второй - с

выходом третьего разряда делителя тактовой частоты, а выход - с соответствующими входами элементов И второй группы и со входом делителя тактовой частоты.

5 Источники информации, принятые во внимание при экспертизе

1,Авторское свидетельство СССР № 393739, кл. G 06 F 5/02, 1971.

2.Авторское свидетельство СССР № 432486, кл. G 06 F 5ДЮ, 1971.

SU 641 441 A1

Авторы

Авдеев Анатолий Петрович

Даты

1979-01-05Публикация

1976-03-29Подача