Одноразрядный двоичный сумматор Советский патент 1988 года по МПК G06F7/50 

Описание патента на изобретение SU1411736A1

Изобретение относится к вычислительной технике и может использоваться при проектировании цифровых устройств обработки данных и интегральных микросхем.

Цель изобретения - расширение функциональных дозможностей за счет возможности реализации функции вычитания ,

Йа чертеже представлена схема сумматора.

Сумматор содержит узел формирования сигнала суммы, узел 2 формирования сигнала распространения пере- носа, узел 3 формирования сигнала генерации переноса, коммутатор 4, узел 5 управляемой инверсии, входы б и 7 пертзого и второго операндов, вход 8 переноса; выход 9 сигнала суммь, выход 0 сигнала распространения переноса, выход I сигнала генерации переноса, выход 12 сигнала переноса вход 13 управлешш релжмом работы,

В представленной схеме подав аемый на вход 6 первый операнд задан в прямой форме,АJ подаваемый на вход 7 второй операнд задан в инверсной форме ES а. подаваемый на вход 8 перенос задан в прямой форме C(j, з связи с чем узел 1 вь полкен на последовательно вкллочеквых элементах РАВНОЗНАЧНОСТЬ 14 и НЕРАВНОЗЫАЧНОСТЬ 5, узел 2 - на элементе И-НЕ 16, узел 3 -. на элементе ИЛИ-НЕ 17, узел 5 - на элементе НЕРАВНОЗМЧНОСТЬ 18.

Сумматор работает следующим образом.

При иодаче на вход J3 сигнала выполняется операция А плюс В, где операнды,А и В представлены в прямых кодах. При сумматор выполняет операцию А минус В также в прямых кодах.

Реализуемые сумматором на выходах 9 12 функции соответственно суммы, распространения переноса, генерации переноса и переноса таковы .

S -(А©1 )®С А®В®:о ;

45

50

Одноразрядный двоичный содержащий узел формирован суммы, узел формирования с пространения переноса, узе вания сигнала генерации пе коммутатор,- причем входы у рования сигнала суммы соед входами первого и второго и переноса сумматора, а вы ходом сигнала суммы вые входы узлов формирован распространения переноса и мирования сигнала генераци соединены с входом второго сумматора, а выходы подклю ходам сигнала распростране са и,сигнала генерации пер матора, выход коммутатора выходом сигнала переноса с Заправляющий вход подключен переноса сумматора, а инфо входы коммутатора соединен дами узлов формирования си пространения переноса и си нерации переноса, о. т л и щ и и с я тем, что, с цел рения функциональньк возмо счет возможности реализаци вычитания, в сумматор введ зтравляемой инверсии, инфо вход которого соединен с в вого операнда сумматора, у вход подключен к входу, жимом работы сумматора;, а ключен к вторым входам узл вания сигнала распростране носа и сигнала генерации п

Редактор В,Петраш

Составитель В Березкин

Техред М.Ходанич Корректор В.Бутяга

10

15

ЗО

20

25

35

0

5

Р (A®Q)-В G (A@Q)VB С CoPVCgG

(A®Q)VB; (A@Q)B;

0

Co((A®q)vB)v(.

Функции Р и G являются вспомогательными, расширяющими функциональные возможности сумматора, позволяет организовать ускоренный перенос при организации многоразрядного сумматора.

Формула изобретения

Одноразрядный двоичный сумматор, содержащий узел формирования сигнала суммы, узел формирования сигнала распространения переноса, узел формирования сигнала генерации переноса и коммутатор,- причем входы узла формирования сигнала суммы соединены с входами первого и второго операндов и переноса сумматора, а выход - с выходом сигнала суммы cyi- MaTopa, пер-, вые входы узлов формирования сигнала распространения переноса и узла формирования сигнала генерации переноса соединены с входом второго операнда сумматора, а выходы подключены к выходам сигнала распространения -переноса и,сигнала генерации переноса сумматора, выход коммутатора соединен с выходом сигнала переноса сумматора. Заправляющий вход подключен к входу переноса сумматора, а информах ионные входы коммутатора соединены с выходами узлов формирования сигнала распространения переноса и сигнала генерации переноса, о. т л и чаю - щ и и с я тем, что, с целью расширения функциональньк возможностей за счет возможности реализации функции вычитания, в сумматор введен узел зтравляемой инверсии, информационный вход которого соединен с входом первого операнда сумматора, управляюпщй вход подключен к входу, з равления ре- жимом работы сумматора;, а выход подключен к вторым входам узлов формирования сигнала распространения переноса и сигнала генерации переноса.

В Березкин

Похожие патенты SU1411736A1

название год авторы номер документа
Арифметико-логическое устройство 1988
  • Грачев Игорь Федорович
  • Геращенко Стефан Анатольевич
SU1515160A1
Арифметическое устройство 1989
  • Изосимов Олег Александрович
  • Седов Виктор Петрович
  • Шиллер Виктор Александрович
SU1635172A1
Сумматор-вычитатель 1987
  • Дьяченко Юрий Георгиевич
SU1424012A1
Многоразрядное устройство для сложения и вычитания 1981
  • Кочергин Валерий Иванович
  • Кульбицкий Сергей Валерьевич
SU993264A1
Устройство для умножения с накоплением 1986
  • Черников Владимир Михайлович
  • Алексенко Андрей Геннадиевич
  • Барулин Лев Григорьевич
  • Галицын Алексей Александрович
  • Черникова Вера Николаевна
SU1310810A1
Арифметическое устройство по модулю 1985
  • Евстигнеев Владимир Гаврилович
  • Станков Валерий Сергеевич
  • Кудрявцев Сергей Александрович
  • Кошарновский Александр Николаевич
  • Амирханов Алексей Владимирович
SU1285468A1
Устройство для выполнения арифметических и логических операций над словами 1978
  • Казанцев Павел Николаевич
  • Корнев Михаил Дмитриевич
  • Мамаев Жаугашты
  • Отрохов Юрий Леонидович
  • Сокол Юрий Михайлович
  • Яковлев Владимир Алексеевич
  • Березенко Александр Иванович
  • Корягин Лев Николаевич
  • Калинин Сергей Евгеньевич
  • Марков Борис Львович
  • Суворов Валерий Александрович
SU767757A1
Комбинационный сумматор 1979
  • Ведерников Николай Николаевич
  • Мальщукова Людмила Александровна
SU849207A1
Устройство для сложения и вычитания 1985
  • Черноуцан Виктор Петрович
  • Руснак Людмила Григорьевна
  • Кроитор Елена Константиновна
SU1287148A1
ОДНОТАКТНОЕ ЦИФРОВОЕ АРИФМЕТИЧЕСКОЕ УСТРОЙСТВО 1972
  • В. А. Брик, В. А. Гаврилин, В. И. Жук, В. М. Златииков, М. А. Карцев,
  • В. А. Кислинский, Л. И. Лушпин Г. Н. Петрова
SU330450A1

Реферат патента 1988 года Одноразрядный двоичный сумматор

Формула изобретения SU 1 411 736 A1

Документы, цитированные в отчете о поиске Патент 1988 года SU1411736A1

Патент США
4071905, кл
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1
Чугунный экономайзер с вертикально-расположенными трубами с поперечными ребрами 1911
  • Р.К. Каблиц
SU1978A1
Патент США
№ 4417314, кл
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1
Гребенчатая передача 1916
  • Михайлов Г.М.
SU1983A1

SU 1 411 736 A1

Авторы

Дьяченко Юрий Георгиевич

Даты

1988-07-23Публикация

1987-01-21Подача